出版時間:2008-1 出版社:機械工業(yè) 作者:威爾金森 頁數:312
內容概要
《數字設計基礎(雙語教學版)》是專為我國高校雙語教學設計的一本教材,是在Barry Wilkinson所著的《數字設計基礎》一書的基礎上,結合目前數字設計技術的發(fā)展和雙語教學的需要,增加了Steven Quigley提供的VHDL 硬件描述語言及其典型設計實例,補充了江捷對重點、難點內容的漢語注釋?! 稊底衷O計基礎(雙語教學版)》共分12章,主要討論了邏輯代數基礎、邏輯門、組合邏輯電路、觸發(fā)器與計數器、時序邏輯電路、可編程邏輯器件、邏輯電路測試、VHDL.硬件描述語言基礎和VHDL 程序設計等內容?!稊底衷O計基礎(雙語教學版)》簡明扼要,示例豐富,各章后附有適量習題、推薦閱讀文獻和習題解答,配合漢語注釋,易于閱讀?! 稊底衷O計基礎(雙語教學版)》可作為高等學校電子信息類、電氣信息類各專業(yè)本科生“數字電子技術”雙語教學的教科書,也可作為相關專業(yè)“專業(yè)英語”教學的參考書。
書籍目錄
序前言1 數字系統(tǒng)與信息表示目標與任務1.1 數字系統(tǒng)領域1.2 數字系統(tǒng)中數的表示1.3 二進制數的算術運算1.4 字母數字混合表示1.5 數字邏輯電路舉例1.6 小結1.7 習題1.8 課外閱讀2 邏輯門目標與任務2.1 邏輯信號2.2 基本邏輯函數2.3 布爾關系式2.4 通用邏輯門2.5 其他邏輯門2.6 門電路設計2.7 小結2.8 習題2.9 課外閱讀3 組合電路設計目標與任務3.1 組合電路3.2 布爾表達式的實現3.3 其他實現方法3.4 邏輯電路的化簡3.5 MSI組合邏輯器件3.6 小結3.7 習題3.8 課外閱讀4 觸發(fā)器與計數器目標與任務4.1 時序電路4.2 用邏輯門設計存儲電路4.3 觸發(fā)器4.4 寄存器4.5 計數器4.6 小結4.7 習題4.8 課外閱讀5 時序電路設計目標與任務5.1 同步時序電路模型5.2 同步時序電路的設計5.3 小結5.4 習題5.5 課外閱讀6 可編程邏輯器件設計目標與任務6.1 可編程邏輯器件(PLDs)6.2 組合電路PLDs6.3 時序電路PLDs6.4 PLD編程工具6.5 用只讀存儲器設計電路6.6 小結6.7 習題6.8 課外閱讀7 邏輯電路的測試目標與任務7.1 測試的必要性7.2 故障與故障模型7.3 組合電路測試向量的生成7.4 時序電路與復雜系統(tǒng)的測試7.5 小結7.6 習題7.7 課外閱讀8 硬件描述語言的設計動機目標與任務8.1 傳統(tǒng)設計方法的局限性8.2 硬件描述語言8.3 行為描述與結構描述8.4 綜合與仿真8.5 小結8.6 課外閱讀9 VHDL簡介目標與任務9.1 VHDL的簡單實例9.2 詞法單元9.3 IEEE厙9.4 VHDL的條件信號代入語句9.5 矢量信號的處理9.6 小結9.7 習題9.8 課外閱讀10 VHDL的行為描述與結構描述目標與任務10.1 加法器實例10.2 全加器的數據流描述10.3 VHDL的結構描述10.4 進程語句10.5 VHDL的順序描述與并發(fā)描述10.6 小結10.7 習題10.8 課外閱讀11 VHDL的仿真目標與任務11.1 仿真11.2 數據流描述的仿真11.3 結構描述的仿真11.4 未初始化的邏輯值11.5 延遲模型11.6 測試平臺法11.7 小結11.8 習題11.9 課外閱讀12 時序電路的VHDL描述目標與任務12.1 時鐘信號、觸發(fā)器和寄存器的描述方法12.2 寄存器傳輸描述12.3 時序邏輯設計12.4 小結12.5 習題12.6 課外閱讀
圖書封面
評論、評分、閱讀與下載