出版時間:2004-6 出版社:第1版 (2004年6月1日) 作者:鄧勇 頁數(shù):354
Tag標(biāo)簽:無
內(nèi)容概要
本書作為數(shù)字電路設(shè)計完全手冊,涉及了數(shù)字電路的各個方面,從基本的數(shù)制、真值表、邏輯表達(dá)式、卡諾圖,到布爾代數(shù)的運(yùn)算、卡諾圖的化簡、組合邏輯電路的分析與設(shè)計、時序電路的分析與設(shè)計,以及可編程邏輯器件的介紹、匹)A軟件和硬件語言的簡單介紹,方便了讀者了解各個方面的知識,以便從整體上掌握數(shù)字電路設(shè)計的基本方法和技巧。 本書給出了大量的例題及講解,每一個例題都可以加深讀者對數(shù)字電路設(shè)計的理解,讀者可以自行練習(xí)這些例題,然后對照比較。 本書適合于電子、通信、計算機(jī)等專業(yè)的本科生閱讀使用,也可以供從事計算機(jī)科學(xué)、計算機(jī)工程和電氣工程等專業(yè)的技術(shù)人員參考使用。
書籍目錄
第1章 數(shù)制與邏輯代數(shù) 1 數(shù)制系統(tǒng) 2 不同數(shù)制間的轉(zhuǎn)換 3 二進(jìn)制編碼 4 算術(shù)運(yùn)算 5 數(shù)的表示第2章 布爾開關(guān)代數(shù)和邏輯原理 1 基本邏輯運(yùn)算 2 邏輯代數(shù)的基本定理及規(guī)則 3 邏輯函數(shù)表達(dá)式的形式 4 邏輯函數(shù)的代數(shù)化簡法 5 邏輯函數(shù)的卡諾圖化簡 6 邏輯函數(shù)簡化中的實際問題第3章 組合邏輯電路的分析與設(shè)計 1 邏輯電路設(shè)計標(biāo)準(zhǔn) 2 組合邏輯電路的基本概念 3 組合電路的分析 4 組合邏輯的設(shè)計方法 5 多輸出函數(shù)組合電路的設(shè)計 6 常用集成組合電路 7 組合邏輯電路中的競爭冒險第4章 觸發(fā)器第5章 時序電路的分析與設(shè)計第6章 時序集成電路第7章 可編程邏輯器件第8章 硬件描述語言Verilog HDL第9章 MAX PLUS 2 快速入門附錄1 DDS系統(tǒng)原程序附錄2 部分常用元器件符號對照表
媒體關(guān)注與評論
數(shù)字電路是電子、通信、計算機(jī)等專業(yè)的基本課程,數(shù)字電路技術(shù)廣泛應(yīng)用于各個領(lǐng)域,如:數(shù)字測量、自動控制、計算機(jī)應(yīng)用等,很容易實現(xiàn)自動化和智能化。隨著集成技術(shù)的發(fā)展,尤其是中、大規(guī)模和超大規(guī)模集成電路的發(fā)展,以及可編程邏輯器件的應(yīng)用,使得數(shù)字電子技術(shù)的應(yīng)用領(lǐng)域?qū)⒏鼜V泛地應(yīng)用于各個部門,并產(chǎn)生深刻的影響。因此數(shù)字電路技術(shù)與設(shè)計是其他各專業(yè)的基礎(chǔ),是學(xué)好其他專業(yè)課程的奠基石?! ‰S著計算機(jī)的發(fā)展,計算機(jī)輔助設(shè)計已經(jīng)得到了普遍的使用,尤其是對于大型數(shù)字系統(tǒng)的設(shè)計,結(jié)合可編程邏輯器件的使用,對數(shù)字系統(tǒng)設(shè)計產(chǎn)生了極為重要的影響??梢哉f沒有計算機(jī)設(shè)計軟件的出現(xiàn),數(shù)字電路設(shè)計將會變得越來越困難。 本書作為數(shù)字電路設(shè)計完全手冊,共分為9章,涉及了數(shù)字電路的各個方面,以使讀者了解各方面知識,從整體上掌握數(shù)字電路設(shè)計的基本方法?! 】紤]到數(shù)字電路的完整性,本書第1章簡單地回顧了數(shù)制系統(tǒng),了解這方面的知識是數(shù)字電路設(shè)計基礎(chǔ)中的基礎(chǔ),如果讀者學(xué)過這方面的知識,也可跳過這一章?! 〉?章講述了布爾邏輯代數(shù),它是邏輯理論的基礎(chǔ),可以利用與門,或門,非門等基本的門來實現(xiàn)布爾開關(guān)代數(shù);同時也講到了卡諾圖,它是邏輯函數(shù)化簡的一種方法。它在組合邏輯電路和時序電路的分析與設(shè)計中的應(yīng)用非常廣泛?! 〉?章是關(guān)于組合邏輯電路分析與設(shè)計,其中有關(guān)于基本與或非門實現(xiàn)的小規(guī)模組合邏輯電路;也介紹了幾種市場上可以買到的較大規(guī)模器件,包括算術(shù)電路、編碼器、譯碼器、數(shù)據(jù)選擇器和分配器,以及這些器件的典型應(yīng)用,方便讀者查閱?! 〉?章介紹了觸發(fā)器,觸發(fā)器是時序電路的基本組成部分。本章主要從外特性來介紹這些時序電路的基本單元,包括D觸發(fā)器、JK觸發(fā)器等?! 〉?章承接第4章講解了由觸發(fā)器組成的時序電路的分析與設(shè)計。時序電路是邏輯電路的一大類,它分為同步時序電路和異步時序電路,這兩種電路的設(shè)計稍有不同,通過對比可以非常清楚地掌握其設(shè)計方法。 第6章也介紹了一些常用的時序電路器件,如寄存器和計數(shù)器,這些器件的應(yīng)用都非常廣泛。同前面的組合邏輯電路較大規(guī)模器件一樣,本章也給出了較多例題。 第7章介紹了可編程邏輯器件。隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān),系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC)芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應(yīng)用之中,因而出現(xiàn)了現(xiàn)場可編程邏輯器件。本章就介紹了可編程邏輯器件的發(fā)展,并介紹了一些常用器件的性能?! τ诳删幊踢壿嬈骷O(shè)計,同一般的數(shù)字電路設(shè)計有些差異,需要考慮的問題很多,本章也介紹了需要注意的地方,供讀者在做這方面設(shè)計時參考?! ‰S著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計PLD/FPGA成為一種趨勢。第8章就介紹了一種比較常用的硬件描述語言,它方便了系統(tǒng)仿真和硬件設(shè)計。在了解了硬件設(shè)計語言的同時,第9章介紹了Altera公司的可編程邏輯器件的開發(fā)軟件,它包括圖形輸入和硬件語言的輸入,更加方便了設(shè)計者做數(shù)字電路設(shè)計,縮短了開發(fā)周期,提高了效率?! ”緯牧硪粋€特點(diǎn)就是給出了大量的例題及講解,每一個例題都可以加深讀者對數(shù)字電路設(shè)計的理解,讀者也可以自行練習(xí)這些例題,然后對照比較?! ×硗?,本書所采用的插圖大都采用美國公司電路設(shè)計軟件來繪制,故所有邏輯電路中的邏輯門符號均采用美國流行符號,以使與軟件一致。國標(biāo)符號與美國流行符號對照表可見附錄2?! 】傊緯怯嬎銠C(jī)科學(xué)、計算機(jī)工程和電氣工程等專業(yè)的人員進(jìn)行數(shù)字邏輯電路設(shè)計的重要參考。它所包含的內(nèi)容之廣是其他參考書籍所不能比的。
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載