出版時間:2007-6 出版社:北京大學出版社 作者:趙明富 頁數(shù):249 字數(shù):378000
內(nèi)容概要
EDA技術是把計算機技術應用于電子電路設計過程的一門新技術,給電子產(chǎn)品的設計、開發(fā)帶來了革命性的變化。本書以可編程邏輯器件應用為主線,全面介紹了EDA技術,內(nèi)容包括了EDA技術概述、可編程邏輯器件、 MAX+plus Ⅱ軟件操作、VHDL程序設計基礎和電路設計實踐。本書知識面廣、實用性強、重點突出?! ”緯勺鳛閼眯捅究圃盒k娮宇悺㈦姎忸?、通信類專業(yè)學生的教材或課程設計、畢業(yè)設計、科技創(chuàng)新實踐的指導用書,也可作為職業(yè)技術教育、技術培訓及電子產(chǎn)品研發(fā)人員的參考用書。
書籍目錄
第1章 EDA技術概述 1.1 EDA技術的含義 1.2 EDA技術的發(fā)展概況 1.3 EDA技術的主要內(nèi)容 1.4 EDA技術的設計流程 1.5 EDA技術的應用展望 1.6 數(shù)字系統(tǒng)的設計 1.6.1 數(shù)字系統(tǒng)的設計模型 1.6.2 數(shù)字系統(tǒng)的設計方法 1.6.3 數(shù)字系統(tǒng)的設計步驟 小結 習題第2章 可編程邏輯器件 2.1 可編程邏輯器件概述 2.1.1 PLD的發(fā)展歷程 2.1.2 PLD的種類及分類方法 2.2 復雜可編程邏輯器件 2.2.1 CPLD的基本結構 2.2.2 Altera公司的器件產(chǎn)品 2.3 現(xiàn)場可編程門陣列 2.3.1 FPGA器件的結構 2.3.2 配置模式 2.3.3 器件性能比較 2.4 在系統(tǒng)可編程邏輯器件 2.4.1 ispLSI/pLSI邏輯器件 2.4.2 ispLSI/pLSI 1000/E、2000和3000系列邏輯器件 2.4.3 ispLSI 5000V、6000和8000系列邏輯器件 2.5 FPGA和CPLD的開發(fā)應用選擇 小結 習題第3章 MAX+plus Ⅱ軟件操作 3.1 概述 3.1.1 功能介紹 3.1.2 軟件安裝 3.2 MAX+plus Ⅱ操作指南 3.2.1 基本操作 3.2.2 應用實例 3.2.3 MAX+plus Ⅱ與常見的第三方EDA工具的接口 3.3 Quartus Ⅱ操作指南 3.3.1 基本操作 3.3.2 應用實例 3.3.3 MAX+plus Ⅱ設計轉換成Quartus Ⅱ設計 3.4 系統(tǒng)設計 3.4.1 Nios系統(tǒng)設計簡介 3.4.2 DSP Builde設計簡介 小結 習題第4章 VHDL程序設計基礎 4.1 概述 4.1.1 常用硬件描述語言簡介 4.1.2 VHDL的特點 4.1.3 VHDL程序設計約定 4.2 VHDL程序結構 4.2.1 實體 4.2.2 結構體 4.2.3 庫、程序包及配置 4.3 VHDL語言要素 4.3.1 VHDL文字規(guī)則 4.3.2 VHDL數(shù)據(jù)對象 4.3.3 VHDL數(shù)據(jù)類型 4.3.4 運算操作符 4.4 VHDL功能描述方法 4.4.1 VHDL順序語句 4.4.2 VHDL并行語句 4.5 VHDL描述風格 4.5.1 行為描述 4.5.2 數(shù)據(jù)流描述 4.5.3 結構描述 4.6 狀態(tài)機的VHDL設計 4.6.1 狀態(tài)機的基本結構和功能 4.6.2 一股狀態(tài)機的VHDL設計 4.6.3 摩爾型有限狀態(tài)機的設計 4.6.4 米立型狀態(tài)機的VHDL設計 小結 習題第5章 電路設計實踐 5.1 8位加法器 5.1.1 設計原理 5.1.2 程序設計 5.1.3 編譯、仿真 5.1.4 下載驗證 5.2 8×8乘法器 5.2.1 設計原理 5.2.2 程序設計 5.2.3 編譯、仿真 5.2.4 下載驗證 5.3 同步清零的可逆計數(shù)器 5.3.1 設計原理 5.3.2 程序設計 5.3.3 編譯、仿真 5.3.4 下載驗證 5.4 可預置、可同步清零的8位雙向循環(huán)移位寄存器設計 5.4.1 設計原理 5.4.2 程序設計 5.4.3 編譯、仿真 5.4.4 下載驗證 5.5 電子琴硬件電路設計 5.5.1 設計原理 5.5.2 程序設計 5.5.3 編譯、仿真 5.5.4 下載驗證 5.6 交通燈控制器設計 5.6.1 設計原理 5.6.2 程序設計 5.6.3 編譯、仿真 5.6.4 下載驗證 5.7 8位十進制數(shù)字頻率計 5.7.1 設計原理 5.7.2 程序設計 5.7.3 編譯、仿真 5.7.4 下載驗證 5.8 串行數(shù)據(jù)檢測器 5.8.1 設計原理 5.8.2 程序設計 5.8.3 編譯、仿真 5.8.4 下載驗證 5.9 智能函數(shù)信號發(fā)生器 5.9.1 設計原理 5.9.2 程序設計 5.9.3 編譯、仿真 5.9.4 下載驗證 5.10 秒表 5.10.1 設計原理 5.10.2 程序設計 5.10.3 編譯、仿真 5.10.4 下載驗證 小結 習題參考文獻
圖書封面
評論、評分、閱讀與下載