出版時(shí)間:2004-2 出版社:清華大學(xué)出版社 作者:鮑可進(jìn) 頁數(shù):368
Tag標(biāo)簽:無
內(nèi)容概要
本書叢數(shù)字電路的基礎(chǔ)知識(shí)出發(fā),介紹數(shù)制和編碼、邏輯代數(shù)、門電路、組合邏輯、時(shí)序邏輯、硬件描述語言(ABEL,VHDL)、可編程器件(PLD,CPLD,HDPLD,F(xiàn)PGA)、在系統(tǒng)編程技術(shù)(ISP)及EDA技術(shù)的設(shè)計(jì)思想等內(nèi)容。最后一章介紹了復(fù)雜邏輯電路的設(shè)計(jì)實(shí)例。每章末有小結(jié)并附有一定數(shù)量的習(xí)題與思考題。 本書可作為高等院校計(jì)算機(jī)、通信、電子信息、自動(dòng)化等專業(yè)的“數(shù)字邏輯”課程的教材,也可作為相關(guān)技術(shù)人員的參考書。
書籍目錄
第1章 數(shù)字系統(tǒng)與編碼 1.1 數(shù)字系統(tǒng)中的進(jìn)位制 1.1.1 數(shù)制 1.1.2 數(shù)制轉(zhuǎn)換 1.2 數(shù)字系統(tǒng)中的編碼 1.2.1 帶符號(hào)靈敏的代碼表示 1.2.2 十進(jìn)制數(shù)的二進(jìn)制編碼 1.2.3 可靠性編碼 1.2.4 字符編碼 小結(jié) 習(xí)題與思考題第2章 數(shù)字電路 2.1 數(shù)字信號(hào)基礎(chǔ) 2.1.1 脈沖信號(hào) 2.1.2 邏輯電平與正負(fù)邏輯 2.2 半導(dǎo)體器件的開關(guān)特性 2.2.1 二極管的開關(guān)特性 2.2.2 三極管的開關(guān)特性 2.2.3 MOS管的開關(guān)特性 2.3 基本邏輯門電路 2.3.1 與門或門非門 2.3.2 復(fù)合門 2.3.3 三態(tài)門與傳輸門 2.4 TTL集成門電路 2.4.1 數(shù)字集成電路的分類 2.4.2 集電極開路的與非門 2.4.3 集電極開路的與非門 2.4.4 使用TTL門電路的注意事項(xiàng) 2.5 CMOS集成門電路 2.5.1 CMOS集成門電路 2.5.2 CMOS三態(tài)門 2.5.3 CMOS門電路的特點(diǎn)與使用注意事項(xiàng) 2.6 TTL電路與CMOS電路之間的接口電路 2.6.1 三極管組成的接口電路 2.6.2 其他接口電路 小結(jié) 習(xí)題與思考題第3章 組合邏輯設(shè)計(jì) 3.1 邏輯代數(shù)基礎(chǔ) 3.1.1 邏輯變量及基本邏輯運(yùn)算 3.1.2 邏輯代數(shù)的基本公工定理與規(guī)則 3.1.3 邏輯函數(shù)及其表達(dá)式 3.2 邏輯函數(shù)的化簡(jiǎn) 3.2.1 人數(shù)代簡(jiǎn)法 3.2.2 卡諾圖代簡(jiǎn)法 3.2.3 列表化簡(jiǎn)法 3.2.4 邏輯函數(shù)代簡(jiǎn)中的兩個(gè)實(shí)際問題 ……第4章 角發(fā)器第5章 時(shí)序邏輯電路的分析與設(shè)計(jì)第6章 集成電路的邏輯設(shè)計(jì)與可編程邏輯器件第7章 高密度可編程器件第8章 數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)及設(shè)計(jì)舉例參考文獻(xiàn)
圖書封面
圖書標(biāo)簽Tags
無
評(píng)論、評(píng)分、閱讀與下載
數(shù)字邏輯電路設(shè)計(jì) PDF格式下載