出版時(shí)間:2005-9 出版社:北京師范大學(xué)出版社 作者:朱鳳芝,裴詠枝 編著 頁數(shù):177
內(nèi)容概要
本書是高職高專電子信息類專業(yè)基礎(chǔ)課程。本書內(nèi)容共分9章,第1章主要介紹了數(shù)字電路的基本內(nèi)容:數(shù)制與碼制及數(shù)制之間的相互轉(zhuǎn)換,介紹了邏輯函數(shù)及化簡方法;第2章主要介紹了基本門路及復(fù)合門電路的組成方法及邏輯關(guān)系特征;第3章介紹了組織邏輯電路的分析方法、設(shè)計(jì)方法及典型組合邏輯電路的功能特點(diǎn)及應(yīng)用;第4章介紹了集成觸發(fā)器的邏輯功能及典型芯片;第5章主要介紹了時(shí)序邏輯電路的分析方法及寄存器、計(jì)數(shù)器等常用電路的功能特點(diǎn)及應(yīng)用;第6章主要介紹只讀存儲(chǔ)器、隨機(jī)存取存儲(chǔ)器及可編程邏輯陣列的基本原理和應(yīng)用;第7章主要介紹555定時(shí)器的功能特點(diǎn)和典型應(yīng)用;第8章主要介紹模數(shù)轉(zhuǎn)換的典型芯片0809和數(shù)模轉(zhuǎn)換的典型芯片0832等。第9章介紹可編程邏輯器件及其應(yīng)用。 本書可作為高職高專教材,亦可供有關(guān)人員參考。
書籍目錄
第1章 數(shù)制與邏輯函數(shù) 1.1 數(shù)制和碼制 1.2 編碼 1.3 邏輯代數(shù)概述 1.4 邏輯代數(shù)運(yùn)算的基本公式、定律和基本規(guī)則 1.5 邏輯函數(shù)的化簡 1.6 實(shí)踐與應(yīng)用――TTL邏輯測試儀的安裝與調(diào)試 本章小結(jié) 習(xí)題與思考題 第2章 集成邏輯門 2.1 邏輯門電路概述 2.2 典型集成邏輯門 2.3 集成邏輯門的主要性能指標(biāo) 2.4 集成邏輯門的使用常識(shí) 2.5 實(shí)踐與應(yīng)用――微電機(jī)控制電路 本章小結(jié) 習(xí)題與思考題 第3章 組合邏輯電路 3.1 組合邏輯電路概述 3.2 典型MSI組合邏輯電路 3.3 組合邏輯電路中的競爭與冒險(xiǎn) 3.4 實(shí)踐與應(yīng)用——搶答器設(shè)計(jì)與制作 本章小結(jié) 習(xí)題與思考題 第4章 集成觸發(fā)器 4.1 集成觸發(fā)器概述 4.2 典型集成觸發(fā)器 4.3 實(shí)踐與應(yīng)用――電子秒表的設(shè)計(jì) 本章小結(jié) 習(xí)題與思考題 第5章 時(shí)序邏輯電路 5.1 時(shí)序邏輯電路概述 5.2 時(shí)序邏輯電路的分析 5.3 典型MSI時(shí)序邏輯電路 5.4 實(shí)踐與應(yīng)用――定時(shí)電路 本章小結(jié) 習(xí)題與思考題 第6章 存儲(chǔ)器 6.1 存儲(chǔ)器概述 6.2 只讀存儲(chǔ)器及應(yīng)用 6.3 存儲(chǔ)器的應(yīng)用 6.4 隨機(jī)存取存儲(chǔ)器(RAM)及應(yīng)用 6.5 可編程邏輯陣列及應(yīng)用 本章小結(jié) 習(xí)題與思考題 第7章 脈沖波形的產(chǎn)生與整形 7.1 概述 7.2 555定時(shí)器及其應(yīng)用 7.3 集成單穩(wěn)態(tài)觸發(fā)器 7.4 實(shí)踐與應(yīng)用――報(bào)警電路 本章小結(jié) 習(xí)題與思考題 第8章 數(shù)模和模數(shù)轉(zhuǎn)換 8.1 數(shù)模和模數(shù)轉(zhuǎn)換概述 8.2 D/A轉(zhuǎn)換原理及應(yīng)用 8.3 A/D轉(zhuǎn)換原理及應(yīng)用 8.4 實(shí)踐與應(yīng)用――3.5位直流數(shù)字電壓表的設(shè)計(jì) 本章小結(jié) 習(xí)題與思考題第9章 可編程邏輯器件及其應(yīng)用 9.1 可編程邏輯陣列(PLA)器件 9.2 可編程陣列邏輯(PAL)器件 9.3 通用陣列邏輯(GAL)器件 9.4 復(fù)雜可編程邏輯器件CPLD 9.5 現(xiàn)場可編程邏輯器件FPGA 習(xí)題與思考題 主要參考書目
圖書封面
評論、評分、閱讀與下載