出版時間:2004-11 出版社:中國電力出版社 作者:馬諾 (Mano M. Morris) 頁數(shù):531 譯者:汪東
Tag標簽:無
內容概要
本書由加利福尼亞大學的M.Morris Mano先生與威斯康星大學的Charles R.Kime先生編寫,是原著《LOGIC AND COMPUTER DESIGN FUNDAMENTALS》的第三版。該書經(jīng)過兩位作者的反復修訂和整理,無論對于初次涉及邏輯與計算機設計領域的學生,還是對于講授計算機設計基本原理的教師,都是一本很好的參考書?! ”緯?jīng)過重新編排,其中,第1章到第6章介紹邏輯設計,包括組合邏輯電路、算術運算函數(shù)與電路和時序電路等基礎邏輯的設計方法;第7章到第9章介紹數(shù)字系統(tǒng)設計,涵蓋寄存器文件、控制單元和存儲器的設計基礎;第10章到第14章直接介紹計算機的設計,包括指令集結構、流水線和相關控制技術、輸入輸出與通信、存儲系統(tǒng)的設計等方面。其中很多新的內容,例如USB技術、超流水技術等都是第一次在本書中出現(xiàn)?! ”緯趦热萆现攸c介紹使用硬件描述語言、綜合與驗證技術進行現(xiàn)代邏輯設計的基本理論,但同時也反映了基本技術概念和所涉及的設計過程之間的關系的重要性。本書采用手工習題的方式以增強讀者對這些概念的理解?! ”緯鵀閺V大教師提供了兩種選擇——既可以講授VHDL和Verilog語言的基本內容,也可以完全跳過HDL(hardware description language,硬件描述語言)部分的內容。闡述內容的方法重在講述HDL描述與其描述的實際硬件邏輯之間的一致性?! ”緯榻B的邏輯和計算機設計知識的覆蓋面很廣,可以實現(xiàn)大學二年級許多初級課程的教學目標。
書籍目錄
譯者序前言第1章 數(shù)字計算機與信息1.1 數(shù)字計算機1.2 數(shù)值系統(tǒng)1.3 算術運算1.4 十進制碼1.5 格雷碼1.6 字母數(shù)字碼1.7 本章小結參考文獻習題第2章 組合邏輯電路2.1 二值邏輯和門2.2 布爾代數(shù)2.3 標準式2.4 兩級電路優(yōu)化2.5 卡諾圖化簡2.6 多級電路優(yōu)化2.7 其他的門類型2.8 異或操作符和異或門2.9 高阻輸出2.10 本章小結參考文獻習題第3章 組合邏輯設計3.1 設計的概念和設計自動化3.2 設計空間3.3 設計過程3.4 工藝映射3.5 驗證3.6 可編程實現(xiàn)技術3.7 本章小結參考文獻習題第4章 組合函數(shù)及相應電路4.1 組合電路4.2 基本的邏輯函數(shù)4.3 譯碼4.4 編碼4.5 選取4.6 組合函數(shù)實現(xiàn)4.7 組合電路的HDL描述——VHDL4.8 組合電路的HDL描述——Verilog4.9 本章小結參考文獻習題第5章 算術運算函數(shù)及相應電路5.1 迭代式組合電路5.2 二進制加法器5.3 二進制減法5.4 二進制加法-減法器5.5 二進制乘法5.6 其他算術運算函數(shù)5.7 HDL描述——VHDL5.8 HDL描述——Verilog5.9 本章小結參考文獻習題第6章 時序電路6.1 時序電路的定義6.2 鎖存器6.3 觸發(fā)器6.4 時序電路分析6.5 時序電路的設計6.6 其他類型的觸發(fā)器6.7 時序電路的HDL表示——VHDL6.8 序列識別器的HDL描述——Verilog6.9 本章小結參考文獻習題第7章 寄存器和寄存器傳輸7.1 寄存器和加載使能7.2 寄存器傳輸7.3 寄存器傳輸操作7.4 對VHDL和Verilog語言使用者的建議7.5 微操作7.6 對單個寄存器的微操作7.7 寄存器單元設計7.8 基于多路復用器和基于總線的多寄存器傳輸操作7.9 串行傳輸及其微操作7.10 移位寄存器和計數(shù)器的HDL描述——VHDL7.11 移位寄存器和計數(shù)器的HDL描述——Verilog7.12 本章小結參考文獻習題第8章 時序與控制……第9章 存儲器基礎第10章 計算機設計基礎第11章 指令集結構第12章 RISC與CISC中央處理器第13章 輸入/輸出和通信第14章 存儲系統(tǒng)術語表
圖書封面
圖書標簽Tags
無
評論、評分、閱讀與下載