出版時(shí)間:2004-2 出版社:西安電子科技大學(xué)出版社 作者:董爾令 頁數(shù):324
內(nèi)容概要
本書共分6章。第1章主要介紹了數(shù)字系統(tǒng)設(shè)計(jì)的基礎(chǔ)知識(shí)和可編程邏輯器件的發(fā)展;第2章分類進(jìn)行了現(xiàn)場(chǎng)可編程邏輯器件結(jié)構(gòu)和工作原理的介紹;第3章介紹了幾種強(qiáng)化功能的新型現(xiàn)場(chǎng)可編程邏輯器件;第4章介紹了現(xiàn)場(chǎng)可編程邏輯器件的應(yīng)用設(shè)計(jì)方法和流程;第5章介紹了現(xiàn)場(chǎng)可編程邏輯器件應(yīng)用設(shè)計(jì)中的有關(guān)技巧;第6章介紹了現(xiàn)場(chǎng)可編程邏輯器件的應(yīng)用設(shè)計(jì)實(shí)例。附錄中給出了有關(guān)的習(xí)題和現(xiàn)場(chǎng)可編程邏輯器件的產(chǎn)品一覽,并給出了深圳大學(xué)EDA技術(shù)中心研制的FPGA數(shù)字邏輯實(shí)驗(yàn)平臺(tái)的簡(jiǎn)介。 本書可作為電子信息工程、通信工程、工業(yè)自動(dòng)化、儀器儀表、計(jì)算機(jī)應(yīng)用、航空航天等專業(yè)或方向的大學(xué)本科、研究生教材或教學(xué)參考書,也可作為數(shù)字系統(tǒng)設(shè)計(jì)工程師的技術(shù)培訓(xùn)教材或技術(shù)參考書。
書籍目錄
第1章 數(shù)字邏輯與可編程邏輯的基礎(chǔ)知識(shí) 1.1 數(shù)字邏輯設(shè)計(jì)基礎(chǔ) 1.2 數(shù)字邏輯系統(tǒng)基本構(gòu)成原理 1.3 現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)的基本要素 1.4 現(xiàn)場(chǎng)可編程邏輯器件技術(shù)的演進(jìn) 第2章 大規(guī)?,F(xiàn)場(chǎng)可編程邏輯器件 2.1 大規(guī)模現(xiàn)場(chǎng)可編程邏輯器件的基本分類 2.2 基于SRAM編程的現(xiàn)場(chǎng)可編程邏輯器件 2.3 基于EPROM/E 2PROM/Flash Memory的現(xiàn)場(chǎng)可編程邏輯器件 2.4 基于反熔絲結(jié)構(gòu)的現(xiàn)場(chǎng)可編程邏輯器件 第3章 新型系統(tǒng)級(jí)現(xiàn)場(chǎng)可編程邏輯器件 3.1 強(qiáng)化運(yùn)算功能的現(xiàn)場(chǎng)可編程邏輯器件 3.2 強(qiáng)化存儲(chǔ)功能的現(xiàn)場(chǎng)可編程邏輯器件 3.3 強(qiáng)化接口功能的現(xiàn)場(chǎng)可編程邏輯器件 3.4 具有DLL功能塊的現(xiàn)場(chǎng)可編程器件 3.5 模擬和混合信號(hào)FPGA 3.6 可用于ASIC設(shè)計(jì)的內(nèi)嵌FPGA的IP核 第4章 現(xiàn)場(chǎng)可編程邏輯器件的應(yīng)用設(shè)計(jì)技術(shù) 4.1 VHDL硬件描述語言與編程原理 4.2 集成化FPGA應(yīng)用設(shè)計(jì)管理平臺(tái)和設(shè)計(jì)流程 4.3 基于Actel FPGA數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成方法 4.4 設(shè)計(jì)輸入方法 4.5 設(shè)計(jì)綜合方法 4.6 設(shè)計(jì)實(shí)現(xiàn)方法 4.7 功能仿真與時(shí)序仿真 4.8 數(shù)據(jù)下載與設(shè)計(jì)校驗(yàn)方法 第5章 現(xiàn)場(chǎng)可編程邏輯系統(tǒng)的設(shè)計(jì)技巧 5.1 同步電路設(shè)計(jì)技巧 5.2 多級(jí)邏輯的設(shè)計(jì)技巧 5.3 數(shù)字系統(tǒng)設(shè)計(jì)中的可編程器件的選擇方案 5.4 數(shù)字系統(tǒng)設(shè)計(jì)中的低功耗設(shè)計(jì)原則第6章 應(yīng)用實(shí)例設(shè)計(jì) 6.1 乘法器的FPGA設(shè)計(jì)與實(shí)現(xiàn) 6.2 FFT的FPGA設(shè)計(jì)與實(shí)現(xiàn) 6.3 有限脈沖響應(yīng)(FIR)數(shù)字濾波器的FPGA設(shè)計(jì)與實(shí)現(xiàn) 6.4 線性分析、 循環(huán)碼編碼譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn) 6.5 線性反饋移位寄存器LFSR的FPGA設(shè)計(jì)與實(shí)現(xiàn) 附錄A 問題與練習(xí) A.1 隨機(jī)數(shù)發(fā)生器的原理分析與設(shè)計(jì)實(shí)現(xiàn) A.2 交通燈控制器的設(shè)計(jì)與實(shí)現(xiàn) A.3 簡(jiǎn)易數(shù)字鎖的設(shè)計(jì)與實(shí)現(xiàn) 附錄B 現(xiàn)場(chǎng)可編程邏輯器件主流產(chǎn)品一覽附錄C SZ2002 FPGA/CPLD數(shù)字邏輯實(shí)驗(yàn)平臺(tái) 附錄D 國(guó)內(nèi)外常用二進(jìn)制邏輯元件圖形符號(hào)對(duì)照表 參考文獻(xiàn)
圖書封面
評(píng)論、評(píng)分、閱讀與下載