出版時間:2002-8-1 出版社:華中科技大學(xué)出版社 作者:李克琳 頁數(shù):212 字數(shù):240000
內(nèi)容概要
本書是根據(jù)高等學(xué)校工科電子技術(shù)基礎(chǔ)指導(dǎo)小組制定的電子技術(shù)基礎(chǔ)課程教學(xué)基礎(chǔ)要求而編寫的。全書對邏輯代數(shù)基礎(chǔ)、集成邏輯門、組合邏輯電路、觸發(fā)器、時序邏輯電路、存儲器、FPGA技術(shù)及VHDL編程、脈沖電路、數(shù)/模及模/數(shù)轉(zhuǎn)換等系統(tǒng)知識,從基礎(chǔ)理論到重點內(nèi)容進行了概括和總結(jié)。典型例題和自測試都是從現(xiàn)行教科書如曹漢房主編的《數(shù)字電路與邏輯設(shè)計》(《脈沖與數(shù)字電路》第三版)、康華光主編的《電子技術(shù)基礎(chǔ)數(shù)字部分》第四版及歷屆考研試題中精選出來的,并給予詳細的解答。本書的編寫突出了解題思路、方法和步聚,并以此強化讀者對本課程基礎(chǔ)知識的深入學(xué)習(xí)和提高解題技能。本書最后提供了針對本科生的模擬試題和針對考研生的5份的考研試題,每份試題都給出了詳細解答,以供學(xué)參考。 本書可作為理工科大學(xué)生的輔助教材及報考電子、信息、通信專業(yè)碩士研究生的考生的復(fù)習(xí)參考用書。
書籍目錄
第1章 數(shù)制及邏輯代數(shù) 1.1 學(xué)習(xí)要點 1.1.1 數(shù)制 1.1.2 邏輯代數(shù)基礎(chǔ) 1.1.3 邏輯函數(shù)的標準型 1.1.4 邏輯函數(shù)化簡 1.2 典型例題 1.3 自測自評 1.3.1 自測試題 1.3.2 自測試題解答第2章 集成邏輯門 2.1 學(xué)習(xí)要點 2.1.1 半導(dǎo)體器件開關(guān)特性 2.1.2 TTL與非門的典型參數(shù) 2.1.3 CMOS門特點 2.1.4 集電極開路OC門、三態(tài)門的使用特點 2.1.5 CMOS與非門、或非門及NMOS與非門、或非門 2.2 典型例題 2.3 自測自評 2.3.1 自測試題 2.3.2 自測試題解答第3章 組合邏輯電路 3.1 學(xué)習(xí)要點 3.1.1 組合邏輯電路的分析與設(shè)計 3.1.2 組合邏輯電路中的編碼和譯碼 3.1.3 常用組合邏輯電路中的中規(guī)模器件 3.2 典型例題 3.3 自測自評 3.3.1 自測試題 3.3.2 自測試題解答第4章 集成觸發(fā)器 4.1 學(xué)習(xí)要點 4.1.1 觸發(fā)器功能描述 4.1.2 觸發(fā)器的激勵表 4.1.3 畫工作波形的要點 4.2 典型例題 4.3 自測自評 4.3.1 自測試題 4.3.2 自測試題解答第5章 時序邏輯電路 5.1 學(xué)習(xí)要點 5.1.1 概述 5.1.2 同步時序邏輯電路的設(shè)計 5.1.3 同步時序電路的分析 5.1.4 異步二進制串行計數(shù)器的特點 5.1.5 中規(guī)模時序邏輯部件 5.2 典型例題 5.3 自測自評 5.3.1 自測試題 5.3.2 自測試題解答第6章 半導(dǎo)體存儲器和可編程邏輯器件 6.1 學(xué)習(xí)要點 6.1.1 RAM、ROM結(jié)構(gòu)與特點 6.1.2 可編程邏輯器件PLD 6.2 典型例題 6.3 自測自評 6.3.1 自測試題 6.3.2 自測試解答 第7章 FPGA技術(shù)及硬件描述語言VHDL基礎(chǔ) 第8章 脈沖電路 第9章 模/數(shù)及數(shù)/模轉(zhuǎn)換技術(shù)第10章 模擬試題與解答主要參考文獻
圖書封面
評論、評分、閱讀與下載
數(shù)字電子技術(shù)學(xué)習(xí)指導(dǎo)與題解 PDF格式下載