出版時間:2010-1 出版社:人民郵電出版社 作者:蔡杏山,蔡玉山 編 頁數(shù):207
內(nèi)容概要
本書是一本介紹數(shù)字電路的圖書,共分8章,主要內(nèi)容包括門電路,數(shù)制、編碼與邏輯代數(shù),組合邏輯電路,時序邏輯電路,脈沖電路,D/A轉(zhuǎn)換器和A/D轉(zhuǎn)換器,半導(dǎo)體存儲器?! 榱藥椭鯇W(xué)者輕松掌握書中的內(nèi)容,本書在每章的首頁列出本章知識結(jié)構(gòu)圖,對書中的重點(diǎn)內(nèi)容采用黑體顯示,同時在每一章后附習(xí)題,以幫助讀者檢驗(yàn)學(xué)習(xí)效果?! ”緯瘘c(diǎn)低、通俗易懂,內(nèi)容結(jié)構(gòu)安排符合學(xué)習(xí)認(rèn)知規(guī)律,適合作電子技術(shù)初學(xué)者的自學(xué)讀物,也適合作職業(yè)院校電類專業(yè)的教材和教學(xué)參考用書。
書籍目錄
第1章 概述習(xí)題1第2章 門電路2.1 基本門電路2.1.1 與門2.1.2 或門2.1.3 非門2.2 門電路實(shí)驗(yàn)板的電路原理與實(shí)驗(yàn)2.2.1 電路原理2.2.2 基本門實(shí)驗(yàn)2.3 復(fù)合門電路2.3.1 與非門2.3.2 或非門2.3.3 與或非門2.3.4 異或門2.3.5 同或門2.4 集成門電路2.4.1 TTL集成門電路2.4.2 CMOS集成門電路習(xí)題2第3章 數(shù)制、編碼與邏輯代數(shù)3.1 數(shù)制3.1.1 十進(jìn)制數(shù)3.1.2 二進(jìn)制數(shù)3.1.3 十六進(jìn)制數(shù)3.1.4 數(shù)制轉(zhuǎn)換3.2 編碼3.2.1 21BCD碼、2421BCD碼和5421BCD碼3.2.2 余3碼3.2.3 格雷碼3.2.4 奇偶校驗(yàn)碼3.3 邏輯代數(shù)3.3.1 邏輯代數(shù)的常量和變量3.3.2 邏輯代數(shù)的基本運(yùn)算規(guī)律3.3.3 邏輯表達(dá)式的化簡3.3.4 邏輯表達(dá)式、邏輯電路和真值表相互轉(zhuǎn)換3.3.5 邏輯代數(shù)在邏輯電路中的應(yīng)用習(xí)題3第4章 組合邏輯電路4.1 組合邏輯電路分析與設(shè)計(jì)4.1.1 組合邏輯電路的分析4.1.2 組合邏輯電路的設(shè)計(jì)4.2 編碼器4.2.1 普通編碼器4.2.2 優(yōu)先編碼器4.3 譯碼器4.3.1 二進(jìn)制譯碼器4.3.2 二-十進(jìn)制譯碼器4.3.3 數(shù)碼顯示器與顯示譯碼器4.4 數(shù)碼管譯碼控制器的電路原理與實(shí)驗(yàn)4.4.1 電路原理4.4.2 實(shí)驗(yàn)操作4.5 加法器4.5.1 半加器4.5.2 全加器4.5.3 多位加法器4.6 數(shù)值比較器4.6.1 等值比較器4.6.2 數(shù)值比較器4.7 數(shù)據(jù)選擇器4.7.1 結(jié)構(gòu)與原理4.7.2 常用數(shù)據(jù)選擇器芯片4.8 奇偶校驗(yàn)器4.8.1 奇偶校驗(yàn)原理4.8.2 奇偶校驗(yàn)器習(xí)題4第5章 時序邏輯電路5.1 觸發(fā)器5.1.1 基本RS觸發(fā)器5.1.2 同步RS觸發(fā)器5.1.3 D觸發(fā)器5.1.4 JK觸發(fā)器5.1.5 T觸發(fā)器5.1.6 主從觸發(fā)器和邊沿觸發(fā)器5.2 寄存器與移位寄存器5.2.1 寄存器5.2.2 移位寄存器5.3 計(jì)數(shù)器5.3.1 二進(jìn)制計(jì)數(shù)器5.3.2 十進(jìn)制計(jì)數(shù)器5.3.3 任意進(jìn)制計(jì)數(shù)器5.3.4 常用計(jì)數(shù)器芯片5.4 電子密碼控制器的電路原理與實(shí)驗(yàn)5.4.1 電路原理5.4.2 實(shí)驗(yàn)操作習(xí)題5第6章 脈沖電路第7章 D/A轉(zhuǎn)換器和A/D轉(zhuǎn)換器第8章 半導(dǎo)體存儲器
圖書封面
評論、評分、閱讀與下載