數(shù)字VLSI芯片設(shè)計

出版時間:2009-7  出版社:電子工業(yè)出版社  作者:布魯范德  頁數(shù):571  

內(nèi)容概要

本書介紹如何使用Cadence和Synopsys公司的CAD工具來實際設(shè)計數(shù)字VLSI芯片。讀者通過本書可以循序漸進地學(xué)習(xí)這些CAD工具,并使用這些軟件設(shè)計出可制造的數(shù)字集成電路芯片。本書內(nèi)容按集成電路的設(shè)計流程編排,包括CAD設(shè)計平臺、電路圖輸入、Verilog仿真、版圖編輯、標(biāo)準(zhǔn)單元設(shè)計、模擬和數(shù)?;旌闲盘柗抡妗卧碚骱徒◣?、Verilog綜合、抽象形式生成、布局布線及芯片總成等工具;每一工具的使用都以實例說明,最后給出了一個設(shè)計簡化MIPS微處理器的完整例子。本書可與有關(guān)集成電路設(shè)計理論的教科書配套使用,可作為高等院校有關(guān)集成電路設(shè)計理論類課程的配套教材和集成電路設(shè)計實踐類課程的教科書,也可作為集成電路設(shè)計人員的培訓(xùn)教材和使用手冊。

作者簡介

作者:(美國)布魯范德

書籍目錄

1 Introduction 1.1  CAD Tool Flows    1.1.1  Custom VLSI and Cell Design Flow    1.1.2  Hierarchical Cell/Block ASIC Flow  1.2  What This Book Is and Isn't  1.3  Bugs in the Tools?  1.4  Tool Setup and Execution Scripts   1.5  Typographical Conventions2 Cadence DFII and ICFB 2.1  Cadence Design Framework 2.2  Starting Cadence 2.3  Summary3 Composer Schematic Capture 3.1  Starting Cadence and Making a New   Working Library 3.2  Creating a New Cell    3.2.1  Creating the Schematic View of a Full Adder    3.2.2  Creating the Symbol View of a Full Adder    3.2.3  Creating a Two-Bit Adder Using the FullAdder Bit 3.3  Schematics that Use Transistors 3.4  Printing Schematics    3.4.1  Modifying PostScript Plot Files  3.5  Variable, Pin, and Cell Naming Restrictions  3.6  Summary4  Verilog Simulation  4.1  Verflog Simulation of Composer Schematics   4.1.1  Verilog-XL: Simulating a Schematic    4.1.2  NC_Verilog: Simulating a Schematic  4.2  Behavioral Verilog Code in Composer    4.2.1  Generating a Behavioral View    4.2.2  Simulating a Behavioral View  4.3  Stand-Alone Verilog Simulation    4.3.1   Verilog-XL    4.3.2  NC_Verilog    4.3.3  VCS  4.4  Timing in Verilog Simulations     4.4l  Behavioral Versus Transistor Switch Simulation    4.4.2  Behavioral Gate Timing    4.4.3  Standard Delay Format (SDF) Timing    4.4.4  Transistor Timing 4.5  Summary5 Virtuoso Layout Editor  5.1  An Inverter Schematic   5.1.1  Starting Cadence kfb    5.1.2  Making an Inverter Schematic    5.1.3  Making an Inverter Symbol  5.2  Layout for an Inverter    5.2.1  Creating a New layout View    5.2.2  Drawing an nmosTransistor    5.2.3  Drawing a pmos Transistor    5.2.4  Assembling the Inverter from the Transistor Layouts    5.2.5  Using Hierarchy in Layout    5.2.6  Virtuoso Command Overview ……6  Standard Cell Design Template7  Spectre Analog Simulator8  Cell Characterization9  Verilog Synthesis10  Abstract Generation11  SOC Encounter Place and Route12  Chip Assembly13  Design ExampleA  Tool and Setup ScriptsB  Scripts to Drive the ToolsC  Technology and Cell LibrariesBibliographyIndex

圖書封面

評論、評分、閱讀與下載


    數(shù)字VLSI芯片設(shè)計 PDF格式下載


用戶評論 (總計12條)

 
 

  •   有點像內(nèi)部的使用指南,提供的那些腳本,用于工作則有些不足,用于學(xué)習(xí)則不如直接在書中給出原始命令,弄些腳本很影響閱讀。因為光看腳本名不看腳本內(nèi)容的話,學(xué)不到多少東西,可是看看腳本內(nèi)容,則發(fā)現(xiàn)腳本中很多內(nèi)容是跟IC設(shè)計不直接相關(guān)的,畢竟這不是講SHELL腳本,還是越直接進入主題越有利于學(xué)習(xí)。
  •   很基礎(chǔ)的一本書,IC初學(xué)者使用,是個入門手冊。
  •   對這本書很滿意,講解深入淺出。喜歡
  •   非常好,很喜歡。很實用
  •   很基礎(chǔ),偏重于cadencecircuits設(shè)計
  •   寫得很詳細(xì)。。要是有個光盤。給一下書上所說的庫更好了。這樣也可以在自己機子上仿真了。
  •   大概一個流程通講一遍
  •   內(nèi)容介紹還算馬馬虎虎,主要還是要靠實踐了。
  •   看看流程還可以。要搞懂還是得看cdnshelp&
  •   不過,買了之后發(fā)現(xiàn)書的內(nèi)容其實很空洞,在實踐中沒有起多大作用
  •   內(nèi)容針對VSLI design的tool,不過如果沒能拿到library練習(xí)的話無法真正體會一些tool的用法
  •   內(nèi)容還可以,就是有點兒過時,已經(jīng)不是當(dāng)前版本的東西了。
 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7