SoC設(shè)計與測試

出版時間:2003-1  出版社:北京航空航天大學(xué)出版社  作者:拉伊休曼  頁數(shù):210  譯者:于敦山  

內(nèi)容概要

本書分為設(shè)計師和測試兩個部分,分別介紹了SOC設(shè)計方法和測試方法,大設(shè)計部分介紹了在設(shè)計時會遇到的問題和傳統(tǒng)的的ASIC設(shè)計流程的差別,并介紹邏輯核,存儲器核,及模擬核的設(shè)計方法和需要注意的問題,以及SOC系統(tǒng)的驗證方法,在測試部分,介紹SOC中邏輯核,存儲器核及模擬核的測試結(jié)構(gòu)與測試方法,還介紹IDDQ測試大SOC測試中的應(yīng)用,最后介紹產(chǎn)品測試中需要注意的問題,全書內(nèi)容全面,可以作為教材。對ASIC設(shè)計工程師及系統(tǒng)設(shè)計工程師都有較高的參考價值。

書籍目錄

第一部分 設(shè) 計  第1章 緒 論  1.1 當前soc的結(jié)構(gòu)  1.2 soc設(shè)計中的問題  1.3 硬件―軟件協(xié)同設(shè)計  1.3.1 協(xié)同設(shè)計流程  1.3.2 協(xié)同設(shè)計工具  1.4 核庫、eda工具和網(wǎng)址  1.4.1 核 庫  1.4.2 eda工具和提供商  1.4.3 網(wǎng)上站點  參考文獻  第2章 邏輯核的設(shè)計方法  2.1 soc設(shè)計流程  2.2 設(shè)計復(fù)用的一般原則  2.2.1 同步設(shè)計  2.2.2 存儲器和混合信號設(shè)計  2.2.3 片上總線  2.2.4 時鐘分配  2.2.5 清零/置位/復(fù)位信號 .2.2.6 物理設(shè)計  2.2.7 可交付模型  2.3 軟核和固核的設(shè)計流程  2.3.1 設(shè)計流程  2.3.2 軟核/固核的開發(fā)流程  2.3.3 rtl設(shè)計規(guī)劃  2.3.4 軟核/固核產(chǎn)品化  2.4 硬核設(shè)計流程  2.4.1 硬核設(shè)計中的特有問題  2.4.2 硬核開發(fā)流程  2.5 交付檢查表與可交付的核  2.5.1 交付檢查表  2.5.2 軟核交付  2.5.3 硬核交付  2.6 系統(tǒng)集成  2.6.1 使用硬核設(shè)計  2.6.2 使用軟核設(shè)計  2.6.3 系統(tǒng)驗證  參考文獻  第3章 存儲器與模擬核的設(shè)計方法  3.1 使用大容量的嵌入式存儲器的原因  3.2 嵌入式存儲器的設(shè)計方法  3.2.1 電路技術(shù)  3.2.2 存儲器編譯器  3.2.3 仿真模型  3.3 模擬電路的技術(shù)要求  3.3.1 模/數(shù)轉(zhuǎn)換器  3.3.2 數(shù)/模轉(zhuǎn)換器  3.3.3 鎖相環(huán)  3.4 高速器件  3.4.1 rambus asic單元  3.4.2 ieee 1394串行總線(firewire)phy層  3.4.3 高速i/o  參考文獻  第4章 設(shè)計的確認  4.1 核級確認  4.1.1 核的確認方案  4.1.2 測試平臺  4.1.3 核級時序驗證  4.2 核接口的驗證  4.2.1 協(xié)議驗證  4.2.2 門級仿真  4.3 soc的設(shè)計確認  4.3.1 協(xié)同仿真  4.3.2 硬仿真  4.3.3 硬件原型  參考文獻  第5章 核及soc設(shè)計實例  5.1 微處理器核  5.1.1 v830r/av超標量risc核  5.1.2 powerpc 603eg2核的設(shè)計  5.2 關(guān)于存儲器核生成器  5.3 核的集成和片上總線  5.4 soc設(shè)計實例  5.4.1 媒體處理器  5.4.2 機頂盒soc系統(tǒng)的可測性  參考文獻  第二部分 測 試  第6章 數(shù)字邏輯核的測試  6.1 soc測試問題  6.2 訪問、控制及隔離  6.3 ieeepl500的成果  6.3.1 無邊界掃描的核  6.3.2 核測試語言  6.3.3 帶有邊界掃描的核  6.4 核測試和ip保護  6.5 用于設(shè)計復(fù)用的測試方法  6.5.1 核可測性的方針  6.5.2 高層次測試綜合  6.6 微處理器核的測試  6.6.1 內(nèi)建自測試方法  6.6.2 舉例:arm處理器核的可測性  6.6.3 對微處理器核的調(diào)試支持  參考文獻  第7章 嵌入式存儲器的測試  7.1 存儲器的故障模型和測試算法  7.1.1 故障模型  7.1.2 測試算法  7.1.3 測試算法的有效性  7.1.4 用多數(shù)據(jù)背景來修改測試  7.1.5 多端口存儲器時的修改  7.1.6 用于雙緩沖存儲器的算法  7.2 嵌入式存儲器的測試方法  7.2.1 用asic功能測試方法進行測試分析  7.2.2 直接訪問的測試應(yīng)用  7.2.3 掃描寄存器或環(huán)繞寄存器的測試應(yīng)用  7.2.4 存儲器內(nèi)建自測試  7.2.5 通過片上微處理器進行測試  7.2.6 嵌入式存儲器測試算法小結(jié)  7.3 存儲器的冗余和修復(fù)  7.3.1 硬修復(fù)  7.3.2 軟修復(fù)  7.4 檢錯和糾錯編碼  7.5 含大型嵌入式存儲器的soc的生產(chǎn)測試  參考文獻  第8章 模擬和混合信號核的測試  8.1 模擬參數(shù)及特性  8.1.1 數(shù)/模轉(zhuǎn)換器  8.1.2 模/數(shù)轉(zhuǎn)換器  8.1.3 鎖相環(huán)  8.2 用于模擬核的可測性設(shè)計和內(nèi)建自測試方法  8.2.1 fluencetechnology公司的模擬bist方案  8.2.2 logicvision公司的模擬bist方案  8.2.3 通過片上微處理器進行測試  8.2. 4 ieee p1149.4   8.3 特殊模擬電路的測試  8.3.1 rambusasic單元  8.3.2 1394串行總線/firewire的測試  參考文獻  第9章 iddq測試  9.1 物理缺陷  9.1.1 橋接(短路)  9.1.2 柵氧化缺陷  9.1.3 開路(斷線)  9.1.4 iddq測試的有效性  9.2 soc中iddq測試的困難  9.3 基于iddq測試的設(shè)計  9.4 iddq測試設(shè)計規(guī)則  9.5 iddq測試向量的產(chǎn)生  參考文獻  第10章 生產(chǎn)測試  10.1 生產(chǎn)測試流程  10.2 全速測試  10.2.1 rtd和無效周期  10.2.2 fly―by  10.2.3 速度分類  10.3 產(chǎn)能和材料傳送  10.3.1 測試后勤  10.3.2 測試儀器設(shè)置  10.3.3 多dut測試  參考文獻  第11章 總結(jié)與結(jié)論  11.1 總 結(jié)  11.2 未來的前景  附錄a 設(shè)計復(fù)用的rtl指導(dǎo)原則  a.1 命名習(xí)慣  a.2 編碼的一般指導(dǎo)原則  a.3 面向綜合的rtl開發(fā)  a.4 rtl檢查  作者簡介  中英文名詞對照表

圖書封面

評論、評分、閱讀與下載


    SoC設(shè)計與測試 PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機版

京ICP備13047387號-7