Altera可編程邏輯器件的應用與設計

出版時間:2007-9  出版社:機械工業(yè)出版社  作者:俞一鳴  頁數:235  

內容概要

目前,可編程邏輯器件廣泛應用于計算機、數字電路設計、通信系統、工業(yè)自動控制、儀器儀表和集成電路設計等領域,因此掌握可編程邏輯器件的應用與設計是十分重要的。    本書從實際應用的角度出發(fā),系統的介紹了Altera公司的CPLD和FPGA產品。其中,對CPLD著重介紹了MAX II系列產品,對FPGA著重介紹了CYCLONE II和Stratix II系列產品。本書最后給出了DMA控制器和多路ADC采集系統兩個大型實例,以使讀者了解FPGA的具體開發(fā)流程,提高自己的實際開發(fā)技能。    本書既可以作為廣大電路設計工程師、硬件設計工程師、系統驗證工程師和FPGA設計工程師等人員的參考書或者培訓教材,同時也了作為高等院校相關專業(yè)本科生和研究生的參考書。

書籍目錄

叢書序前言第1章 可編程邏輯器件概述 1.1 可編程陣列邏輯 1.2 通用陣列邏輯 1.3 CPID和FPGA第2章 MAXⅡ系列CPLD 2.1 概述 2.2 MAXⅡ系列CPLD的結構  2.2.1 邏輯陣列與邏輯單元  2.2.2 MAXⅡ系列CPLD中的連接通路  2.2.3 全局時鐘網絡  2.2.4 FLASH中的用戶使用區(qū)  2.2.5 輸入/輸出單元第3章 CYCLONEⅡ系列FPGA 3.1 概述 3.2 CYCLONEⅡ系列FPGA的結構  3.2.1 邏輯單元與邏輯陣列  3.2.2 內部連接通路  3.2.3 時鐘資源  3.2.4 內部存儲器  3.2.5 嵌入乘法器  3.2.6 輸入/輸出引腳 3.3 FPGA芯片的配置  3.3.1 主動串行模式  3.3.2 被動串行模式  3.3.3 JTAG模式第4章 AtratixⅡ系列FPGA 4.1 概述 4.2 StratixⅡ系列FPGA的結構  4.2.1 自適應邏輯模塊和邏輯陣列  4.2.2 內部連接通路  4.2.3 時鐘控制  4.2.4 片內存儲器  4.2.5 數字信號處理模塊  4.2.6 輸入/輸出引腳 4.3 FPGA芯片的配置  4.3.1 快速被動并行模式  4.3.2 主動串行模式  4.3.3 被動串行模式  4.3.4 被動并行異步模式  4.3.5 JTAG模式第5章 使用FPGA的內部資源 5.1 鎖相環(huán) 5.2 RAM  5.2.1 單口RAM  5.2.2 雙口RAM  5.2.3 先入先出存儲器第6章 DMA控制器 6.1 設計基礎知識  6.1.1 DMA控制器的概念  6.1.2 WISHBONE總線  6.1.3 DMA控制器的功能和結構 6.2 DMA控制器的具體設計  6.2.1 FIFO模型的設計  6.2.2 DMA控制器的可綜合代碼設計  6.2.3 簡單測試代碼的設計 6.3 DMA控制器的實現第7章 多路ADC采集系統 7.1 PLL單元 7.2 ADC控制邏輯  7.2.1 RAM地址控制邏輯  7.2.2 掃描范圍控制  7.2.3 ADc采樣時鐘控制  7.2.4 ADC采樣過程控制  7.2.5 RAM的讀寫控制 7.3 雙口RAM 7.4 FIFO控制單元  7.4.1 數據格式轉換  7.4.2 FIFO計數邏輯參考文獻

圖書封面

評論、評分、閱讀與下載


    Altera可編程邏輯器件的應用與設計 PDF格式下載


用戶評論 (總計4條)

 
 

  •   對于入門的初學者是值得購買的教材之一
  •   基本上是對 芯片手冊的翻譯,不過翻譯的還是有一定價值的。
  •   主要講的是硬件方面的東西,僅適合了解硬件用,入門級材料而已.
  •   又有verilog還有VHDL,這樣的書不是好書
 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網 手機版

京ICP備13047387號-7