出版時間:2007-4 出版社:電子工業(yè) 作者:江國強 頁數(shù):303
Tag標簽:無
內(nèi)容概要
EDA是當今世界上最先進的電子電路設(shè)計技術(shù),其重要作用逐步被我國的產(chǎn)業(yè)界、科技界和教育界認可。本書共7章,包括EDA技術(shù)概述、EDA工具軟件的使用方法、VHDL、Verilog HDL、常用EDA工具軟件、可編程邏輯器件和EDA技術(shù)的應(yīng)用。另外,附錄部分介紹康芯GW48、偉福EDA6000和友晶DE2等EDA實驗開發(fā)系統(tǒng)的使用方法,供具有不同實驗設(shè)備的讀者學(xué)習(xí)或參考?! ”緯勺鳛楦叩仍盒9た齐娮宇悺⑼ㄐ判畔㈩?、自動化類專業(yè)師生EDA技術(shù)教學(xué)和學(xué)習(xí)的參考書。
書籍目錄
第1章 EDA技術(shù)概述1.1 EDA技術(shù)及發(fā)展1.2 EDA設(shè)計流程1.3 硬件描述語言1.4 可編程邏輯器件1.5 常用EDA工具本章小結(jié)思考題和習(xí)題第2章 EDA工具軟件的使用方法2.1 QuartusⅡ軟件的安裝2.2 QuartusⅡ軟件的主界面2.3 QuartusⅡ的圖形編輯輸入法2.4 MAX+PLUSⅡ設(shè)計項目的轉(zhuǎn)換2.5 QuartusⅡ宏功能模塊的使用方法2.6 嵌入式鎖相環(huán)宏功能模塊的使用方法2.7 設(shè)計優(yōu)化2.8 QuartusⅡ的RTL閱讀器本章小結(jié)思考題和習(xí)題第3章 VHDL3.1 VHDL設(shè)計實體的基本結(jié)構(gòu)3.2 VHDL語言要素3.3 VHDL的順序語句3.4 并行語句3.5 VHDL的庫和程序包3.6 VHDL設(shè)計流程本章小結(jié)思考題和習(xí)題第4章 Verilog HDL4.1 Verilog HDL設(shè)計模塊的基本結(jié)構(gòu)4.2 Verilog HDL的詞法4.3 Verilog HDL的語句4.4 不同抽象級別的Verilog HDL模型4.5 Verilog HDL設(shè)計流程本章小結(jié)思考題和習(xí)題第5章 常用EDA工具軟件5.1 MAX+PLUSⅡ5.2 ModelSim5.3 基于Matlab/DSP Builder的DSP模塊設(shè)計本章小結(jié)思考題和習(xí)題第6章 可編程邏輯器件6.1 PLD的基本原理6.2 PLD的設(shè)計技術(shù)6.3 PLD的編程與配置本章小結(jié)思考題和習(xí)題第7章 EDA技術(shù)的應(yīng)用7.1 組合邏輯電路設(shè)計應(yīng)用7.2 時序邏輯電路設(shè)計應(yīng)用7.3 EDA技術(shù)綜合應(yīng)用本章小結(jié)思考題和習(xí)題附錄A GW48 EDA系統(tǒng)使用說明A.1 GW48教學(xué)實驗系統(tǒng)原理與使用介紹A.2 實驗電路結(jié)構(gòu)圖附錄B EDA6000實驗開發(fā)系統(tǒng)B.1 EDA6000的特點B.2 EDA6000的使用方法附錄C Altera DE2開發(fā)板使用方法C.1 Altera DE2開發(fā)板的結(jié)構(gòu)C.2 DE2開發(fā)板的實驗?zāi)J脚c目標芯片的引腳連接C.3 DE2開發(fā)板實驗的操作C.4 DE2開發(fā)板的控制嵌板附錄D QuartusⅡ的宏函數(shù)和強函數(shù)D.1 宏函數(shù)D.2 強函數(shù)參考文獻
編輯推薦
EDA是當今世界上最先進的電子電路設(shè)計技術(shù),其重要作用逐步被我國的產(chǎn)業(yè)界、科技界和教育界認可。本書共7章,包括EDA技術(shù)概述、EDA工具軟件的使用方法、VHDL、Verilog HDL、常用EDA工具軟件、可編程邏輯器件和EDA技術(shù)的應(yīng)用。另外,附錄部分介紹康芯GW48、偉福EDA6000和友晶DE2等EDA實驗開發(fā)系統(tǒng)的使用方法,供具有不同實驗設(shè)備的讀者學(xué)習(xí)或參考?! ”緯勺鳛楦叩仍盒9た齐娮宇?、通信信息類、自動化類專業(yè)師生EDA技術(shù)教學(xué)和學(xué)習(xí)的參考書。
圖書封面
圖書標簽Tags
無
評論、評分、閱讀與下載