數(shù)字電子技術(shù)

出版時間:1970-1  出版社:西安交通大學(xué)出版社  作者:楊頌華 編  頁數(shù):199  

前言

  為適應(yīng)高等教育發(fā)展的需要,培養(yǎng)應(yīng)用型本科人才,編者組織編寫了本教材?! 【帉懕窘滩牡闹笇?dǎo)思想是:適當(dāng)壓縮理論和相關(guān)內(nèi)部電路的部分,突出基本要求、器件的外部特性及與技能培養(yǎng)和實踐有關(guān)的部分,減少公式的推導(dǎo),盡可能用物理概念定性地去描述問題的實質(zhì)。在內(nèi)容的選取上,壓縮小規(guī)模集成電路內(nèi)容,如用門電路設(shè)計組合電路,用觸發(fā)器設(shè)計時序電路;增加、突出中規(guī)模集成電路的應(yīng)用,如集成譯碼器、集成數(shù)據(jù)選擇器、集成計數(shù)器、集成移位寄存器的應(yīng)用,并適當(dāng)增加了可編程邏輯器件原理及其應(yīng)用。為了更好地與實踐相結(jié)合,有利于應(yīng)用型人力的培養(yǎng),建議在開設(shè)此課時,同步開設(shè)電子設(shè)計自動化(EDA)課程,讓讀者掌握電子設(shè)計的新思想,新方法?! ∈谡n時數(shù)建議72學(xué)時,理論52學(xué)時,實驗20學(xué)時。不同專業(yè),可根據(jù)專業(yè)需要,進(jìn)行相應(yīng)的調(diào)整?! ∥靼搽娮涌萍即髮W(xué)江小安教授(兼歐亞學(xué)院教授)擔(dān)任本書的主編,負(fù)責(zé)全書的統(tǒng)纂工作,同時編寫第5章、第8章;梅仲云副教授編寫第3章、第4章;鄒娟老師、高麗萍老師分別編寫第1章和第2章;余軍老師編寫第6章、第7章。  西安電子科技大學(xué)楊頌華教授擔(dān)任本書的主審,仔細(xì)閱讀了全部書稿,并提出了許多寶貴的修改意見,在此致以衷心的謝意。同時也十分感謝西安交通大學(xué)出版社屈曉燕編輯為此書出版所作的大量工作?! ∮捎跁r間、水平有限,本書難免會存在一些問題和錯誤。望使用本書的老師、同學(xué)和廣大讀者批評指正。

內(nèi)容概要

  《數(shù)字電子技術(shù)》內(nèi)容包含數(shù)制與編碼、基本邏輯運算及集成邏輯門、邏輯代數(shù)與邏輯函數(shù)化簡、組合邏輯電路、觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與變換、數(shù)/模與模/數(shù)轉(zhuǎn)換、半導(dǎo)體存儲器和可編程邏輯器件。各章均有例題和練習(xí)題,并壓縮門級電路觸發(fā)器等小規(guī)模集成電路的應(yīng)用,突出了中規(guī)模集成電路的應(yīng)用。  編者積40多年的教學(xué)經(jīng)驗,綜合相關(guān)專業(yè)的大綱要求,編寫出適應(yīng)面較寬的教材。本教材適用高等工科院校有關(guān)專業(yè)本科生、高職高專學(xué)生等,也可供從事電子技術(shù)方面的工程技術(shù)員學(xué)習(xí)參考。

書籍目錄

緒言第1章數(shù)字電路基礎(chǔ)1.1進(jìn)位計數(shù)制1.1.1進(jìn)位計數(shù)制的基本概念1.1.2常用進(jìn)位計數(shù)制1.2數(shù)制轉(zhuǎn)換1.2.1非十進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù)1.2.2十進(jìn)制數(shù)轉(zhuǎn)換為其他進(jìn)制1.2.3其他進(jìn)制之間的轉(zhuǎn)換1.3常用代碼1.3.1二一十進(jìn)制碼(BCD碼)1.3.2可靠性編碼1.4三種基本邏輯運算和復(fù)合邏輯1.4.1與邏輯(與運算、邏輯乘)1.4.2或邏輯(或運算、邏輯加)1.4.3非邏輯(非運算、邏輯反)1.4.4常用復(fù)合邏輯1.4.5正負(fù)邏輯1.5集成邏輯門電路1.5.1數(shù)字集成電路的分類1.5.2TTL與非門1.5.3MOS集成邏輯門練習(xí)題第2章布爾代數(shù)與邏輯函數(shù)化簡2.1基本公式和規(guī)則2.1.1基本公式2.1.2基本法則2.1.3基本公式應(yīng)用2.2邏輯函數(shù)的代數(shù)法化簡2.2.1邏輯函數(shù)與邏輯圖2.2.2邏輯函數(shù)化簡的原則2.2.3與或邏輯函數(shù)的化簡2.3邏輯函數(shù)的卡諾圖化簡2.3.1邏輯函數(shù)的最小項標(biāo)準(zhǔn)式2.3.2由一般式獲得最小項標(biāo)準(zhǔn)式2.3.3最小項性質(zhì)2.3.4卡諾圖的結(jié)構(gòu)2.3.5運用卡諾圖化簡邏輯函數(shù)2.3.6具有無關(guān)項的邏輯函數(shù)及化簡練習(xí)題第3章組合邏輯電路3.1組合邏輯電路的概念3.1.1組合邏輯電路表示方式3.1.2組合邏輯電路的特點3.2組合邏輯電路的分析3.2.1組合邏輯電路的分析步驟3.2.2組合邏輯電路的分析舉例3.3組合邏輯電路的設(shè)計3.4中規(guī)模組合邏輯部件3.4.1半加器與全加器3.4.2編碼器與譯碼器3.4.3數(shù)據(jù)選擇器與數(shù)據(jù)分配器3.4.4數(shù)字比較器3.5組合邏輯電路中的競爭與冒險3.5.1競爭現(xiàn)象3.5.2冒險現(xiàn)象3.5.3冒險現(xiàn)象的判別3.5.4冒險現(xiàn)象的排除練習(xí)題第4章觸發(fā)器4.1基本觸發(fā)器4.1.1基本RS觸發(fā)器4.1.2時鐘控制的.RS觸發(fā)器4.1.3D觸發(fā)器4.1.4T觸發(fā)器4.1.5JK觸發(fā)器4.1.6基本觸發(fā)器的空翻和振蕩現(xiàn)象4.2集成觸發(fā)器4.2.1維持阻塞觸發(fā)器4.2.2邊沿觸發(fā)器4.2.3主從觸發(fā)器4.2.4觸發(fā)器的直接置位和直接復(fù)位4.2.5觸發(fā)器的邏輯符號比較練習(xí)題第5章時序邏輯電路5.1時序電路概述5.1.1時序電路特點5.1.2時序電路分類5.1.3狀態(tài)表和狀態(tài)圖5.2時序電路的分析5.2.1同步時序電路分析舉例5.2.2異步時序電路分析舉例5.3同步時序電路的設(shè)計5.3.1已知狀態(tài)遷移關(guān)系的同步時序電路的設(shè)計5.3.2一般時序電路的設(shè)計過程介紹5.4計數(shù)器5.4.1計數(shù)器的分類5.4.22進(jìn)制計數(shù)器組成規(guī)律5.4.3集成計數(shù)器功能分析及其應(yīng)用5.5寄存器與移位寄存器5.5.1寄存器5.5.2移位寄存器5.5.3集成移位寄存器功能分析及其應(yīng)用5.6序列信號發(fā)生器5.6.1序列信號發(fā)生器的設(shè)計5.6.2塒序列碼發(fā)生器練習(xí)題第6章脈沖波形的產(chǎn)生與變換6.1概述6.2555定時電路6.2.1基本組成6.2.2工作原理及特點6.3單穩(wěn)態(tài)電路6.3.1電路組成6.3.2工作原理6.4多諧振蕩器6.4.1電路組成6.4.2工作原理6.5施密特電路6.5.1電路組成6.5.2工作原理6.5.3主要應(yīng)用練習(xí)題第7章數(shù)/模與模/數(shù)轉(zhuǎn)換7.1數(shù)/模轉(zhuǎn)換DAC7.1.1DAC的基本概念7.1.2DAC的電路形式及工作原理7.1.3D/A轉(zhuǎn)換器集成芯片7.2模/數(shù)轉(zhuǎn)換ADC7.2.1ADC的組成7.2.2ADC電路7.2.3ADC的主要技術(shù)指標(biāo)7.2.4A/D轉(zhuǎn)換器集成芯片練習(xí)題第8章半導(dǎo)體存儲器和可編程邏輯器件8.1半導(dǎo)體存儲器8.1.1只讀存儲器ROM8.1.2ROM在組合邏輯設(shè)計中的應(yīng)用8.1.3ROM的編程及分類8.1.4隨機(jī)存取存儲器(RAM)8.1.5存儲器容量的擴(kuò)展8.2可編程邏輯器件PLD8.2.1PLD的電路簡介8.2.2PLD的開發(fā)練習(xí)題附錄一附錄一常用邏輯符號對照表附錄二數(shù)字集成電路的型號命名法參考文獻(xiàn)

圖書封面

評論、評分、閱讀與下載


    數(shù)字電子技術(shù) PDF格式下載


用戶評論 (總計0條)

 
 

 

250萬本中文圖書簡介、評論、評分,PDF格式免費下載。 第一圖書網(wǎng) 手機(jī)版

京ICP備13047387號-7