出版時間:2007-6 出版社:電子工業(yè)出版社 作者:史密斯 頁數(shù):751
內(nèi)容概要
本書是一本有關(guān)專用集成電路(ASIC)的綜合性和權(quán)威性書籍。書中敘述了VLSI系統(tǒng)設(shè)計的最新方法。利用商業(yè)化工具以及預(yù)先設(shè)計好的單元庫已使得ASIC設(shè)計成為速度最快、成本最低而且錯誤最少的一種IC設(shè)計方法,因而ASIC和ASIC設(shè)計方法已迅速在工業(yè)界的各個應(yīng)用領(lǐng)域得到推廣。 本書介紹了半定制和可編程的ASIC。在對每種ASIC類型的數(shù)字邏輯設(shè)計與物理特性的基本原理進(jìn)行描述后,討論了ASIC邏輯設(shè)計——設(shè)計輸入、邏輯綜合、仿真以及測試,并進(jìn)一步講述了相應(yīng)的物理設(shè)計——劃分、布圖規(guī)劃、布局以及布線。此外,本書對在ASIC設(shè)計中需要了解的各方面知識以及必需的工作都有詳盡敘述。 本書可作為大學(xué)高年級和研究生教材,也是ASIC領(lǐng)域工程技術(shù)人員的理想?yún)⒖紩?/pre>作者簡介
Michael John Sebastian Smith是一位ASIC領(lǐng)域的研究者、設(shè)計者和教育工作者。他任教于夏威夷大學(xué),同時又是ASIC的設(shè)計顧問。他曾在IBM T.J.Watson研究中心工作,是Compass DesignAutomation公司的創(chuàng)辦人之一,該公司目前是Avant!公司 的一部分。Smith曾在劍橋大學(xué)皇后學(xué)院獲書籍目錄
第1章 ASIC介紹 1.1 ASIC類型 1.2 設(shè)計流程 1.3 舉例分析 1.4 ASIC經(jīng)濟(jì)學(xué) 1.5 ASIC單元庫 1.6 小結(jié) 1.7 習(xí)題 1.8 參考書目提要 1.9 參考資料第2章 CMOS邏輯 2.1 CMOS晶體管 2.2 CMOS工藝 2.3 CMOS設(shè)計規(guī)則 2.4 組合邏輯單元 2.5 時序邏輯單元 2.6 數(shù)據(jù)通路邏輯單元 2.7 I/O單元 2.8 單元編譯器 2.9 小結(jié) 2.10 習(xí)題 2.11 參考書目提要 2.12 參考資料第3章 ASIC庫設(shè)計 3.1 晶體管電阻 3.2 晶體管寄生電容 3.3 邏輯作用力 3.4 庫單元設(shè)計 3.5 庫結(jié)構(gòu) 3.6 門陣列設(shè)計 3.7 標(biāo)準(zhǔn)單元設(shè)計 3.8 數(shù)據(jù)通路單元設(shè)計 3.9 小結(jié) 3.10 習(xí)題 3.11 參考書目提要 3.12 參考資料第4章 可編程ASIC 4.1 反熔絲 4.2 靜態(tài)RAM 4.3 EPROM和EEPROM工藝 4.4 實際問題 4.5 規(guī)范說明 4.6 PREP基準(zhǔn)程序 4.7 FPGA經(jīng)濟(jì)學(xué) 4.8 小結(jié) 4.9 習(xí)題 4.10 參考書目提要 4.11 參考資料第5章 可編程ASlC邏輯單元 5.1 Actel ACT 5.2 Xilinx ICA 5.3 Altera FLEX 5.4 A1tera MAX 5.5 小結(jié) 5.6 習(xí)題 5.7 參考書目提要 5.8 參考資料第6章 可編程ASIC I/O單元 6.1 DC輸出 6.2 AC輸出 6.3 DC輸入 6.4 AC輸入 6.5 時鐘輸入 6.6 電源輸入 6.7 Xilinx I/O功能塊 6.8 其他I/O單元 6.9 小結(jié) 6.10 習(xí)題 6.11 參考書目提要 6.12 參考資料第7章 可編程ASIC的互連第8章 可編程ASIC設(shè)計軟件第9章 低層次設(shè)計輸入第10章 VHDL第11章 Verilog HDL第12章 邏輯綜合第13章 仿真第14章 測試第15章 ASIC結(jié)構(gòu)第16章 布圖規(guī)劃和布局第17章 布線附錄A VHDL資源附錄B Verilog HDL資源譯后記圖書封面
評論、評分、閱讀與下載
- 還沒讀過(38)
- 勉強(qiáng)可看(279)
- 一般般(477)
- 內(nèi)容豐富(1979)
- 強(qiáng)力推薦(162)