EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì)

出版時(shí)間:2007-4  出版社:電子工業(yè)  作者:鄒彥  

內(nèi)容概要

  本書(shū)主要闡述EDA技術(shù)和數(shù)字系統(tǒng)設(shè)計(jì)方法,按照“編程器件→設(shè)計(jì)語(yǔ)言→開(kāi)發(fā)軟件→系統(tǒng)設(shè)計(jì)”的順序,系統(tǒng)地介紹PLD器件、VHDL設(shè)計(jì)語(yǔ)言、流行的EDA設(shè)計(jì)軟件和數(shù)字系統(tǒng)設(shè)計(jì)方法等內(nèi)容,力求涵蓋數(shù)字系統(tǒng)開(kāi)發(fā)設(shè)計(jì)中所涉及的主要方面,并在內(nèi)容上進(jìn)行精心編排,以著眼于綜合開(kāi)發(fā)能力的提高?! ∪珪?shū)共分為10章。內(nèi)容包括系統(tǒng)闡述大規(guī)模可編程邏輯器件的基本結(jié)構(gòu)、工作原理及性能特點(diǎn);介紹VHDL硬件描述語(yǔ)言;介紹EDA設(shè)計(jì)的開(kāi)發(fā)軟件,主要有ispDesignEXPERT、MAX+PlusⅡ和ISE;詳細(xì)闡述數(shù)字系統(tǒng)設(shè)計(jì)方法,包括數(shù)字系統(tǒng)的組成、硬件描述方法,基于PLD的現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì),并列舉設(shè)計(jì)實(shí)例,提供設(shè)計(jì)選題?! ”緯?shū)取材廣泛、內(nèi)容新穎、重點(diǎn)突出,注重實(shí)用性,并提供豐富的實(shí)例,所有的實(shí)例均經(jīng)過(guò)仿真和驗(yàn)證?! ”緯?shū)可作為高等院校電子信息、通信工程、測(cè)控技術(shù)與儀器、自動(dòng)化和計(jì)算機(jī)應(yīng)用等信息工程類,以及相近專業(yè)的本科教學(xué)用書(shū),也可作為從事電子設(shè)計(jì)工程技術(shù)人員的參考書(shū)。

書(shū)籍目錄

第1章  緒論  1.1  EDA技術(shù)簡(jiǎn)介   1.1.1  EDA技術(shù)   1.1.2  EDA技術(shù)的發(fā)展和展望   1.1.3  EDA集成開(kāi)發(fā)工具  1.2  可編程邏輯器件簡(jiǎn)介   1.2.1  可編程邏輯器件的發(fā)展概況   1.2.2  可編程邏輯器件的分類   1.2.3  PLD的基本結(jié)構(gòu)和表示方法  1.3  硬件描述語(yǔ)言簡(jiǎn)介  1.4  數(shù)字系統(tǒng)簡(jiǎn)介   1.4.1  數(shù)字系統(tǒng)   1.4.2  數(shù)字系統(tǒng)的組成   1.4.3  數(shù)字系統(tǒng)的實(shí)現(xiàn)方式   1.4.4  數(shù)字系統(tǒng)設(shè)計(jì)方法  思考題與習(xí)題 第2章  復(fù)雜可編程邏輯器件  2.1  CPLD概述  2.2  Lattice公司的CPLD   2.2.1  ispLSI器件簡(jiǎn)介   2.2.2  ispLSI器件的結(jié)構(gòu)  2.3  Altera公司的CPLD   2.3.1  MAX器件簡(jiǎn)介   2.3.2  MAX7000S器件的結(jié)構(gòu)和原理  思考題與習(xí)題 第3章  現(xiàn)場(chǎng)可編程門(mén)陣列  3.1  FPGA概述  3.2  Xilinx公司的FPGA   3.2.1  XC4000系列器件的結(jié)構(gòu)原理   3.2.2  Xilinx公司的其他系列FPGA  3.3  Altera公司的FPGA   3.3.1  FLEX10K系列的FPGA   3.3.2  Altera公司的其他系列FPGA  思考題與習(xí)題 第4章  VHDL硬件描述語(yǔ)言  4.1  概述   4.1.1  VHDL語(yǔ)言簡(jiǎn)介   4.1.2  VHDL語(yǔ)言特點(diǎn)  4.2  VHDL語(yǔ)言設(shè)計(jì)實(shí)體的基本結(jié)構(gòu)   4.2.1  VHDL語(yǔ)言設(shè)計(jì)實(shí)體的組成   4.2.2  VHDL語(yǔ)言的實(shí)體說(shuō)明   4.2.3  VHDL語(yǔ)言的結(jié)構(gòu)體  4.3  VHDL語(yǔ)言結(jié)構(gòu)體的描述方式   4.3.1  結(jié)構(gòu)體的行為描述   4.3.2  結(jié)構(gòu)體的數(shù)據(jù)流描述   4.3.3  結(jié)構(gòu)體的結(jié)構(gòu)描述   4.3.4  結(jié)構(gòu)體的混合描述  4.4  VHDL語(yǔ)言的庫(kù)、程序包及配置   4.4.1  VHDL庫(kù)   4.4.2  VHDL程序包   4.4.3  配置  4.5  VHDL語(yǔ)言的語(yǔ)言要素   4.5.1  VHDL語(yǔ)言的文字規(guī)則   4.5.2  VHDL語(yǔ)言的數(shù)據(jù)對(duì)象   4.5.3  VHDL語(yǔ)言的數(shù)據(jù)類型   4.5.4  VHDL語(yǔ)言的運(yùn)算符   4.5.5  VHDL語(yǔ)言的屬性  4.6  VHDL語(yǔ)言的描述語(yǔ)句   4.6.1  VHDL語(yǔ)言的順序描述語(yǔ)句   4.6.2  VHDL語(yǔ)言的并行描述語(yǔ)句   4.6.3  VHDL語(yǔ)言的子程序  4.7  VHDL語(yǔ)言設(shè)計(jì)實(shí)例   4.7.1  組合邏輯電路的設(shè)計(jì)   4.7.2  時(shí)序邏輯電路的設(shè)計(jì)   4.7.3  狀態(tài)機(jī)的設(shè)計(jì)  思考題與習(xí)題 第5章  ispDesignEXPERT開(kāi)發(fā)軟件  5.1  ispDesignEXPERT簡(jiǎn)介  5.2  工程項(xiàng)目的基本操作   5.2.1  工程項(xiàng)目管理器   5.2.2  工程項(xiàng)目的操作   5.2.3  設(shè)計(jì)文件的操作  5.3  原理圖設(shè)計(jì)文件的操作   5.3.1  原理圖編輯器   5.3.2  原理圖設(shè)計(jì)文件的輸入   5.3.3  原理圖設(shè)計(jì)文件的仿真   5.3.4  原理圖設(shè)計(jì)文件的編譯 ……第6章  MAX+PlusⅡ開(kāi)發(fā)軟件 第7章  ISE開(kāi)發(fā)軟件 第8章  數(shù)字系統(tǒng)的描述方法 第9章  基于PLD的現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì) 第10章  數(shù)字系統(tǒng)設(shè)計(jì)選題 縮略語(yǔ)與相關(guān)術(shù)語(yǔ) 參考文獻(xiàn)

圖書(shū)封面

評(píng)論、評(píng)分、閱讀與下載


    EDA技術(shù)與數(shù)字系統(tǒng)設(shè)計(jì) PDF格式下載


用戶評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7