數(shù)字電子技術(shù)

出版時(shí)間:2011-2  出版社:化學(xué)工業(yè)出版社  作者:許春香,殷剛 主編  

內(nèi)容概要

  《數(shù)字電子技術(shù)》共分8章。第1章介紹分析和設(shè)計(jì)數(shù)字電路的工具——邏輯代數(shù)基礎(chǔ)。第2章介紹數(shù)字電路最基本的單元——邏輯門(mén)電路,較為詳細(xì)地介紹了集成門(mén)電路的原理和電氣特性。第3章介紹組合邏輯電路,重點(diǎn)介紹了幾種常見(jiàn)的、典型的組合電路。第4章和第5章分別介紹了集成觸發(fā)器和時(shí)序邏輯電路。觸發(fā)器是時(shí)序邏輯電路的基本單元,《數(shù)字電子技術(shù)》從觸發(fā)器的結(jié)構(gòu)、動(dòng)作特性、不同邏輯功能觸發(fā)器及其轉(zhuǎn)換等角度對(duì)其作了較為詳細(xì)的介紹。時(shí)序邏輯電路是數(shù)字電路中最重要的內(nèi)容,書(shū)中對(duì)寄存器、計(jì)數(shù)器等典型電路作了詳盡的描述。第6章介紹了脈沖信號(hào)的產(chǎn)生與整形,重點(diǎn)介紹了形成矩形脈沖波形的施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器三種基本電路。第7章介紹A/D,D/A轉(zhuǎn)換器,對(duì)A/D和D/A轉(zhuǎn)換的多種方法以及相關(guān)的集成電路作了介紹。第8章介紹半導(dǎo)體存儲(chǔ)器和可編程邏輯器件,重點(diǎn)介紹了只讀存儲(chǔ)器ROM和隨機(jī)存儲(chǔ)器RAM的結(jié)構(gòu)、原理和應(yīng)用,并對(duì)PLA、PAL和GAL等典型的可編程邏輯器件的原理和應(yīng)用作了較詳細(xì)的介紹。

書(shū)籍目錄

第1章 邏輯代數(shù)基礎(chǔ)1.1 概述1.1.1 數(shù)字信號(hào)和數(shù)字電路1.1.2 數(shù)字電路的分類(lèi)和特點(diǎn)1.2 數(shù)制和碼制1.2.1 數(shù)制1.2.2 不同數(shù)制間的轉(zhuǎn)換1.2.3 二進(jìn)制代碼1.3 邏輯代數(shù)1.3.1 三種基本的邏輯關(guān)系和運(yùn)算1.3.2 邏輯代數(shù)的基本運(yùn)算規(guī)律1.3.3 邏輯函數(shù)及其表示方法1.3.4 邏輯函數(shù)的公式法化簡(jiǎn)1.4 邏輯函數(shù)的卡諾圖化簡(jiǎn)法1.4.1 卡諾圖1.4.2 用卡諾圖表示邏輯函數(shù)1.4.3 邏輯函數(shù)的卡諾圖化簡(jiǎn)1.4.4 具有無(wú)關(guān)項(xiàng)的卡諾圖化簡(jiǎn)本章小結(jié)習(xí)題及思考題第2章 邏輯門(mén)電路2.1 分立元件門(mén)電路2.1.1 三極管的開(kāi)關(guān)特性2.1.2 二極管門(mén)電路2.1.3 三極管非門(mén)電路2.2 TTL集成邏輯門(mén)電路2.2.1 TTL與非門(mén)2.2.2 其他功能的TTL門(mén)電路2.3 CMOS集成邏輯門(mén)電路2.3.1 CMOS反相器2.3.2 其他功能的CMOS門(mén)電路2.4 集成邏輯門(mén)電路的應(yīng)用2.4.1 TTL電路和CMOS電路的接口2.4.2 TTL電路和CMOS電路的外接負(fù)載本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目一 晶體管開(kāi)關(guān)特性、限幅器與鉗位器項(xiàng)目二 TTL集成邏輯門(mén)的邏輯功能與參數(shù)測(cè)試項(xiàng)目三 CMOS集成邏輯門(mén)的邏輯功能與參數(shù)測(cè)試習(xí)題及思考題第3章 組合邏輯電路3.1 組合邏輯電路的分析和設(shè)計(jì)方法3.1.1 組合邏輯電路的分析方法3.1.2 組合邏輯電路的設(shè)計(jì)方法3.2 編碼器3.2.1 二進(jìn)制編碼器3.2.2 二十進(jìn)制編碼器3.3 譯碼器3.3.1 二進(jìn)制譯碼器3.3.2 二十進(jìn)制譯碼器3.3.3 數(shù)碼顯示譯碼器3.3.4 用譯碼器實(shí)現(xiàn)組合邏輯函數(shù)3.4 數(shù)據(jù)選擇器和分配器3.4.1 數(shù)據(jù)選擇器3.4.2 數(shù)據(jù)分配器3.5 加法器3.5.1 半加器3.5.2 全加器3.6 數(shù)值比較器3.7 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)3.7.1 競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象及其產(chǎn)生的原因3.7.2 冒險(xiǎn)現(xiàn)象的判別3.7.3 消除冒險(xiǎn)現(xiàn)象的方法本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目一組合邏輯電路的設(shè)計(jì)與測(cè)試項(xiàng)目二編碼器、顯示譯碼及LED數(shù)碼管顯示電路項(xiàng)目三譯碼器功能的測(cè)試及其應(yīng)用項(xiàng)目四數(shù)據(jù)選擇器及其應(yīng)用習(xí)題及思考題第4章 集成觸發(fā)器4.1 觸發(fā)器的基本形式4.1.1 基本RS觸發(fā)器4.1.2 同步觸發(fā)器4.1.3 同步RS觸發(fā)器的功能描述4.2 邊沿觸發(fā)器4.2.1 維持阻塞D觸發(fā)器4.2.2 邊沿JK觸發(fā)器4.2.3 T、T′觸發(fā)器4.3 主從觸發(fā)器4.3.1 主從RS觸發(fā)器4.3.2 主從JK觸發(fā)器4.4 不同類(lèi)型觸發(fā)器間的相互轉(zhuǎn)換本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目觸發(fā)器RS、D、JK功能測(cè)試習(xí)題及思考題第5章 時(shí)序邏輯電路5.1 時(shí)序邏輯電路的分析方法5.1.1 同步時(shí)序邏輯電路的分析方法5.1.2 異步時(shí)序邏輯電路的分析方法5.1.3 時(shí)序邏輯電路的設(shè)計(jì)方法5.2 計(jì)數(shù)器5.2.1 異步計(jì)數(shù)器5.2.2 同步計(jì)數(shù)器5.2.3 集成計(jì)數(shù)器及其功能擴(kuò)展5.3 寄存器和移位寄存器5.3.1 寄存器5.3.2 移位寄存器本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目一 計(jì)數(shù)器MSI芯片的應(yīng)用項(xiàng)目二 移位寄存器及其應(yīng)用習(xí)題及思考題第6章 脈沖信號(hào)的產(chǎn)生與整形6.1 施密特觸發(fā)器6.1.1 用門(mén)電路組成的施密特觸發(fā)器6.1.2 集成施密特觸發(fā)器6.2 多諧振蕩器6.2.1 門(mén)電路組成的多諧振蕩器6.2.2 石英晶體多諧振蕩器6.3 單穩(wěn)態(tài)觸發(fā)器6.3.1 門(mén)電路組成的單穩(wěn)態(tài)觸發(fā)器6.3.2 集成單穩(wěn)態(tài)觸發(fā)器6.3.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用6.4 555定時(shí)器及其應(yīng)用6.4.1 555定時(shí)器的電路結(jié)構(gòu)及其功能6.4.2 555定時(shí)器的典型應(yīng)用本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目一 使用門(mén)電路產(chǎn)生脈沖信號(hào)項(xiàng)目二 單穩(wěn)態(tài)觸發(fā)器與施密特觸發(fā)器項(xiàng)目三 555時(shí)基電路及其應(yīng)用習(xí)題及思考題第7章 數(shù)/模和模/數(shù)轉(zhuǎn)換器7.1 D/A轉(zhuǎn)換器7.1.1 常見(jiàn)的D/A轉(zhuǎn)換器7.1.2 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)7.1.3 集成D/A轉(zhuǎn)換器DAC0832簡(jiǎn)介及其應(yīng)用7.2 A/D轉(zhuǎn)換器7.2.1 A/D轉(zhuǎn)換器的工作原理7.2.2 A/D轉(zhuǎn)換器的種類(lèi)7.2.3 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)7.2.4 集成A/D轉(zhuǎn)換器ADC0809簡(jiǎn)介及應(yīng)用本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目D/A、A/D轉(zhuǎn)換器原理及應(yīng)用習(xí)題及思考題第8章 半導(dǎo)體存儲(chǔ)器和可編程邏輯器件8.1 半導(dǎo)體存儲(chǔ)器8.1.1 概述8.1.2 只讀存儲(chǔ)器(ROM)8.1.3 隨機(jī)存取存儲(chǔ)器(RAM)8.1.4 存儲(chǔ)容量的擴(kuò)展8.1.5 半導(dǎo)體存儲(chǔ)器的指標(biāo)8.2 可編程邏輯器件PLD(Programmable Logic Device)8.2.1 可編程邏輯器件基本結(jié)構(gòu)8.2.2 可編程邏輯器件PAL與GAL簡(jiǎn)介8.2.3 復(fù)雜可編程邏輯器件(CPLD)8.2.4 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)8.2.5 可編程邏輯器件的開(kāi)發(fā)本章小結(jié)實(shí)踐技能訓(xùn)練項(xiàng)目隨機(jī)存取存儲(chǔ)器及其應(yīng)用習(xí)題及思考題綜合實(shí)訓(xùn)綜合實(shí)訓(xùn)項(xiàng)目一 智力競(jìng)賽搶答裝置綜合實(shí)訓(xùn)項(xiàng)目二 電子秒表附錄A EWB電子電路仿真軟件multisim簡(jiǎn)介附錄B 常用邏輯門(mén)電路新舊邏輯符號(hào)對(duì)照表附錄C 部分常用中規(guī)模集成電路邏輯符號(hào)介紹附錄D 部分習(xí)題及思考題參考答案參考書(shū)目

編輯推薦

  《數(shù)字電子技術(shù)》以培養(yǎng)學(xué)生的綜合工作能力為目的,在內(nèi)容安排上,突出了基本理論、基本概念和基本分析方法,為配合課堂教學(xué),每章都有技能訓(xùn)練,內(nèi)容豐富實(shí)用,可根據(jù)需要選擇有關(guān)內(nèi)容進(jìn)行邊講邊練,講練結(jié)合和組織課堂討論。在技能訓(xùn)練中,自始至終貫穿了“邏輯設(shè)計(jì)(包含功能測(cè)試)——選擇集成器件——安裝調(diào)試——排除故障”的訓(xùn)練方法,使理論和實(shí)踐緊密結(jié)合,融為一體,從工程角度出發(fā)培養(yǎng)學(xué)生的工程思維方法、工作方法和應(yīng)用所學(xué)知識(shí)解決實(shí)際問(wèn)題的能力,使能力培養(yǎng)貫穿于教學(xué)全過(guò)程。

圖書(shū)封面

評(píng)論、評(píng)分、閱讀與下載


    數(shù)字電子技術(shù) PDF格式下載


用戶(hù)評(píng)論 (總計(jì)0條)

 
 

 

250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版

京ICP備13047387號(hào)-7