出版時間:2005-8 出版社:科學出版社 作者:陳賾
內(nèi)容概要
本書以大規(guī)??删幊踢壿嬈骷榛A(chǔ),詳細分析了PLD、CPLD/FPGA器件的原理、設(shè)計選型、開發(fā)流程、配置和下載電路等內(nèi)容。
書籍目錄
第一章緒論1.1eda技術(shù)的發(fā)展史1.2cpld/frga的發(fā)展史1.3eda技術(shù)的基本設(shè)計方法1.4常用eda設(shè)計工具介紹第二章可編程邏輯器件基礎(chǔ)2.1pld器件及其分類2.2可編程邏輯嚦嚦件結(jié)構(gòu)簡介2.3cpld/frga的結(jié)構(gòu)和原理2.4cpld/frga器件的編程2.5邊界掃描測試技術(shù)第三章eda工具應(yīng)用設(shè)計實踐3.1quartus簡介3.2quartus的使用方法第四章數(shù)字系統(tǒng)與veriloghdl描述4.1veriloghdl的一般結(jié)構(gòu)4.2數(shù)字電路的veriloghdl模型與設(shè)計第五章veriloghdl語言基礎(chǔ)5.1為什么要用veriloghdl5.2veriloghdl基礎(chǔ)語法5.3veriloghdl行為描述第六章veriloghdl設(shè)計實例與設(shè)計進階6.1組合邏輯電路設(shè)計6.2時序邏輯電路設(shè)計6.3狀態(tài)機設(shè)計6.4設(shè)計方法與技巧第七章綜合設(shè)計實例7.1籃球30s可控計時器設(shè)計7.2設(shè)計汽車尾燈控制電路7.3交通控制燈邏輯電路設(shè)計7.4簡易電子鐘設(shè)計7.5環(huán)形計數(shù)器與扭環(huán)形計數(shù)器7.6洗衣機控制電路設(shè)計7.78位可逆計數(shù)器和三角波發(fā)生器7.8簡易數(shù)字頻率計思考與練習題第8章設(shè)計實驗項目8.1可逆四位碼變換器8.2可逆計數(shù)器8.3設(shè)計一個步進電機脈沖分配器電路8.4偽隨機信號產(chǎn)生器8.5舞臺彩燈控制電路8.6數(shù)字跑表電路設(shè)計8.7設(shè)計一個鬧時電路8.8設(shè)計一個校時電路8.9設(shè)計一個交通燈控制器8.10設(shè)計一個順序控制器8.11數(shù)字頻率計設(shè)計8.12設(shè)計一個數(shù)字電控密碼鎖8.13多功能數(shù)字鐘設(shè)計參考文獻附錄1veriloghdl關(guān)鍵字附錄2現(xiàn)代eda技術(shù)綜合實驗系統(tǒng)簡介
編輯推薦
本書以大規(guī)??删幊踢壿嬈骷榛A(chǔ),詳細分析了pld、cpld/fpga器件的原理、設(shè)計選型、開發(fā)流程、配置和下載電路;介紹了verilog hdl語言和 eda設(shè)計軟件;通過實例介紹了利用現(xiàn)代eda技術(shù)設(shè)計數(shù)字電路和數(shù)字系統(tǒng)的方法。 主要內(nèi)容為:第1,2章介紹了eda技術(shù)和可編程邏輯器件的原理、常用的 eda設(shè)計軟件、cpld/fpga器件的一些性能指標、cpld/fpga器件的編程方法和下載電路;第3章介紹了altera公司的quartus ii設(shè)計軟件的使用;第4,5章介紹了電子電路與verilog hdl語言,以數(shù)字電路與邏輯設(shè)計為基礎(chǔ),分析了利用verilog hdl描述數(shù)字電路的方法;第6章首先按照數(shù)字電路與邏輯設(shè)計課程的順序,通過實例說明了常用數(shù)字邏輯電路的實現(xiàn)方法,然后討論了利用verilog hdl設(shè)計可綜合的數(shù)字電路的一些設(shè)計方法與技巧;第7,8章主要介紹了綜合性設(shè)計實驗;最后給出了一些經(jīng)典的數(shù)字電路設(shè)計練習項目。 本書可用作高等院校電類、機電類或非電類專業(yè)的研究生、本科生和專科生教材,也可作為電子系統(tǒng)設(shè)計工程技術(shù)人員學習eda技術(shù)的參考書。
圖書封面
評論、評分、閱讀與下載
CPLD/FPGA與ASIC設(shè)計實踐教程 PDF格式下載