出版時間:2003-5 出版社:高等教育出版社 作者:馮博琴,吳寧 著 頁數(shù):365
Tag標(biāo)簽:無
內(nèi)容概要
《高等學(xué)校計算機(jī)硬件技術(shù)課程系列教材:微型計算機(jī)硬件技術(shù)基礎(chǔ)(第2版)》共分八章,內(nèi)容包括微型計算機(jī)與微處理器;總線;指令系統(tǒng);匯編語言程序設(shè)計等。這是一本面向非計算機(jī)專業(yè)本科“微型計算機(jī)硬件技術(shù)”課程的通用教材,其第1版為國家“十五”規(guī)劃教材,自2003年出版以來,經(jīng)6年多的使用,獲得較好評價。作為普通高等教育國家“十一五”國家級規(guī)劃教材,作者在汲取近6年的教學(xué)改革成果并適應(yīng)新技術(shù)發(fā)展的基礎(chǔ)上,對原教材進(jìn)行了修訂。
書籍目錄
第1章 數(shù)制1.1 計算機(jī)中的數(shù)制1.1.1 常用記數(shù)制1.1.2 各種數(shù)制之間的轉(zhuǎn)換1.2 無符號二進(jìn)制數(shù)的算術(shù)運(yùn)算和邏輯運(yùn)算1.2.1 二進(jìn)制的算術(shù)運(yùn)算1.2.2 無符號數(shù)的表示范圍1.2.3 二進(jìn)制數(shù)的邏輯運(yùn)算1.2.4 基本邏輯門及常用邏輯部件1.3 帶符號二進(jìn)制數(shù)的表示及運(yùn)算1.3.1 符號數(shù)的表示方法1.3.2 補(bǔ)碼數(shù)與十進(jìn)制數(shù)之間的轉(zhuǎn)換1.3.3 補(bǔ)碼的運(yùn)算1.3.4 符號數(shù)運(yùn)算時的溢出問題1.4 定點數(shù)與浮點數(shù)1.4.1 定點數(shù)1.4.2 浮點數(shù)1.5 二進(jìn)制編碼1.5.1 二進(jìn)制編碼的十進(jìn)制表示1.5.2 字符與符號的編碼表示習(xí)題第2章 微型計算機(jī)與微處理器2.1 微型計算機(jī)2.1.1 微型計算機(jī)系統(tǒng)2.1.2 硬件系統(tǒng)2.1.3 硬件系統(tǒng)的物理組成結(jié)構(gòu)2.1.4 微型計算機(jī)的工作過程2.2 微處理器的一般結(jié)構(gòu)2.2.1 運(yùn)算器2.2.2 控制器2.3 8086微處理器2.3.1 功能結(jié)構(gòu)及其特點2.3.2 引腳定義及總線結(jié)構(gòu)2.3.3 工作時序2.4 8086的內(nèi)部寄存器2.4.1 通用寄存器2.4.2 段寄存器2.4.3 控制寄存器2.5 存儲器組織2.5.1 物理地址與存儲器的分段2.5.2 段寄存器的使用2.6 80x86系列微處理器2.6.1 80286微處理器2.6.2 80386微處理器2.6.3 Pentium 4微處理器習(xí)題第3章 總線3.1 總線的基本概念3.1.1 概述3.1.2 總線的分類3.1.3 總線的性能指標(biāo)3.2 總線結(jié)構(gòu)3.3 總線技術(shù)3.3.1 總線傳送同步方式3.3.2 總線的仲裁控制3.3.3 總線驅(qū)動及錯誤處理3.4 8088/8086系統(tǒng)總線3.5 典型的系統(tǒng)總線3.5.1 系統(tǒng)總線標(biāo)準(zhǔn)3.5.2 ISA總線3.5.3 PCI總線3.5.4 AGP總線3.5.5 PCI-E總線3.6 外部設(shè)備總線3.6.1 USB總線3.6.2 IEEE 1394總線習(xí)題第4章 指令系統(tǒng)4.1 指令系統(tǒng)概述4.1.1 指令的格式和字長4.1.2 指令中的操作數(shù)4.1.3 指令的執(zhí)行時間4.2 尋址方式4.2.1 立即尋址4.2.2 直接尋址4.2.3 寄存器尋址4.2.4 寄存器間接尋址4.2.5 寄存器相對尋址4.2.6 基址-變址尋址4.2.7 基址-變址-相對尋址4.2.8 隱含尋址4.3 8086指令系統(tǒng)4.3.1 數(shù)據(jù)傳送指令4.3.2 算術(shù)運(yùn)算指令4.3.3 邏輯運(yùn)算和移位指令4.3.4 串操作指令4.3.5 程序控制指令4.3.6 處理器控制指令4.4 80x86新增指令4.4.1 80x86虛地址下的尋址方式4.4.2 80x86的新增指令習(xí)題第5章 匯編語言程序設(shè)計5.1 匯編語言源程序5.1.1 匯編語言源程序的結(jié)構(gòu)5.1.2 匯編語言語句及格式5.2 偽指令5.2.1 數(shù)據(jù)定義偽指令5.2.2 符號定義偽指令5.2.3 段定義偽指令5.2.4 設(shè)定段寄存器偽指令5.2.5 過程定義偽指令5.2.6 宏命令偽指令5.2.7 程序模塊定義偽指令5.3 DOS功能調(diào)用5.3.1 鍵盤輸入5.3.2 顯示器輸出5.3.3 返回DOS5.4 匯編語言程序設(shè)計基礎(chǔ)5.5 常見程序設(shè)計實例習(xí)題第6章 存儲系統(tǒng)6.1 概述6.1.1 存儲系統(tǒng)概念6.1.2 存儲器及其分類6.1.3 存儲器的主要性能指標(biāo)6.2 隨機(jī)存儲器(RAM)6.2.1 靜態(tài)隨機(jī)存儲器(SRAM)6.2.2 動態(tài)隨機(jī)存儲器(DRAM)6.3 只讀存儲器(ROM)6.3.1 不可重寫型ROM存儲器6.3.2 EPROM6.3.3 EEPROM(E2PROM)6.3.4 閃速存儲器6.4 微機(jī)系統(tǒng)中的存儲器組織6.4.1 存儲器的擴(kuò)展技術(shù)6.4.2 PC的存儲器組織6.5 高速緩沖存儲器6.5.1 Cache的工作原理和基本結(jié)構(gòu)6.5.2 Caehe的地址映射和變換6.5.3 Cache與主存的存取一致性6.5.4 Cache的分級體系結(jié)構(gòu)習(xí)題第7章 輸入輸出技術(shù)7.1 輸入輸出系統(tǒng)概述7.1.1 輸入輸出系統(tǒng)的特點7.1.2 輸入輸出接口7.1.3 I/O端口7.2 常用輸入輸出方法7.2.1 程序控制方式7.2.2 中斷控制方式7.2.3 直接存儲器存取方式(DMA)7.2.4 I/O通道控制方式7.3 中斷技術(shù)7.3.1 中斷的一般概念7.3.2 中斷響應(yīng)的工作過程7.3.3 8086/8088的中斷系統(tǒng)7.3.4 中斷服務(wù)程序設(shè)計7.3.5 保護(hù)模式下的中斷響應(yīng)7.4 中斷控制器8259A7.4.1 8259A的引線及內(nèi)部結(jié)構(gòu)7.4.2 8259A的工作原理7.4.3 8259A的命令字7.4.4 8259A在微型計算機(jī)系統(tǒng)中的應(yīng)用習(xí)題第8章 輸入輸出接口8.1 簡單數(shù)字接口8.1.1 三態(tài)門接口8.1.2 鎖存器接口8.1.3 具有三態(tài)輸出的鎖存器8.1.4 簡單接口電路應(yīng)用實例8.2 可編程數(shù)字接口8.2.1 可編程定時/計數(shù)器82538.2.2 可編程并行輸入輸出接口82558.2.3 可編程串行接口82508.3 模擬量輸入輸出接口8.3.1 模擬量輸入輸出通道8.3.2 數(shù)/模轉(zhuǎn)換器8.3.3 模/數(shù)轉(zhuǎn)換器8.3.4 A/D轉(zhuǎn)換器和D/A轉(zhuǎn)換器的綜合應(yīng)用實例習(xí)題附錄附錄A ASCII碼表附錄B 8086/8088 CPU指令簡表
圖書封面
圖書標(biāo)簽Tags
無
評論、評分、閱讀與下載
微型計算機(jī)硬件技術(shù)基礎(chǔ) PDF格式下載