出版時間:2008-9 出版社:國防工業(yè)出版社 作者:孟慶輝,劉輝,等 頁數(shù):330
內容概要
全書共分9章,主要講解EDA工具軟件Quartus II 5.0的操作,硬件描述語言VHDL及其應用實例,可編程邏輯器件的結構組成和工作原理,GW48EDA/SOPC實驗開發(fā)系統(tǒng)的使用方法。全書理論與實踐操作緊密結合,體系合理、內容全面、概念清晰、通俗易懂,有助于讀者系統(tǒng)學習和掌握所學知識。 本書可作為本科生教材,也適合初學者培訓使用。
書籍目錄
第1章 EDA技術概述 1.1 EDA技術及其發(fā)展 1.1.1 EDA技術的涵義 1.1.2 EDA技術的發(fā)展史 1.2 EDA技術的基本工具 1.2.1 設計輸入編輯器 1.2.2 仿真器 1.2.3 HDL綜合器 1.2.4 適配器(布局、布線器) 1.2.5 下載器(編程器) 1.3 EDA技術的基本設計思路 1.3.1 EDA電路級設計 1.3.2 EDA系統(tǒng)級設計 1.4 EDA的設計流程 1.4.1 設計準備 1.4.2 設計輸入 1.4.3 設計處理 1.4.4 設計檢驗 1.4.5 器件編程與配置 1.5 EDA的發(fā)展趨勢 1.5.1 可編程器件的發(fā)展趨勢 1.5.2 軟件開發(fā)工具的發(fā)展趨勢 1.5.3 輸入方式的發(fā)展方向第2章 Quartus Ⅱ 5.0設計軟件 2.1 概述 2.2 Quartus Ⅱ 5.0軟件安裝 2.2.1 系統(tǒng)配置要求 2.2.2 Quartus Ⅱ 5.0軟件的安裝 2.2.3 Quartus Ⅱ 5.0軟件的授權 2.3 Quartus Ⅱ 5.0軟件的設計操作 2.3.1 設計輸入 2.3.2 創(chuàng)建工程 2.3.3 建立圖形設計文件 2.3.4 建立文本編輯文件 2.3.5 建立存儲器編輯器文件 2.4 Quartus Ⅱ 5.0設計項目的編譯 2.4.1 設計綜合 2.4.2 編譯器窗口 2.4.3 編譯器選項設置 2.4.4 引腳分配 2.4.5 啟動編譯器 2.4.6 查看適配結果 2.5 Quartus Ⅱ 5.0設計項目的仿真驗證 2.5.1 創(chuàng)建一個仿真波形文件 2.5.2 設計仿真 2.5. 仿真結果分析 2.6 時序分析 2.6.1 時序分析基本參數(shù) 2.6.2 指定時序要求 2.6.3 完成時序分析 2.6.4 查看時序分析結果 2.7 器件編程 2.7.1 完成器件編程 2.7.2 編程硬件驅動安裝第3章 VHDL語言程序設計 3.1 VHDL概述 3.1.1 常用硬件描述語言簡介 3.1.2 VHDL及其優(yōu)點 3.1.3 VHDL程序設計舉例 3.2 VHDL程序基本結構 3.2.1 實體 3.2.2 結構體 3.2.3 庫 3.2.4 程序包 3.2.5 配置 3.3 VHDL語言要素 3.3.1 VHDL語言數(shù)據(jù)對象及其分類 3.3.2 VHDL語言數(shù)據(jù)類型 3.3.3 VHDL語言運算操作符 3.4 VHDL語言順序語句 3.4.1 賦值語句 ……第4章 數(shù)字系統(tǒng)設計與實現(xiàn)第5章 提高電路設計效率的常用方法第6章 大規(guī)??删幊踢壿嬈骷?章 EDA技術綜合設計應用第8章 EDA實驗開發(fā)系統(tǒng)第9章 EDA技術實驗參考文獻
章節(jié)摘錄
第1章 EDA技術概述 1.1 EDA技術及其發(fā)展 1.1.1 EDA技術的涵義 20世紀末,數(shù)字電子技術得到了飛速發(fā)展,有力地推動和促進了社會生產力的發(fā)展和社會信息化的提高,數(shù)字電子技術的應用已經滲透到人類生活的各個方面。從計算機到手機,從數(shù)字電話到數(shù)字電視,從家用電器到軍用設備,從工業(yè)自動化到航天技術,都廣泛采用了數(shù)字電子技術?! ∥㈦娮蛹夹g,即大規(guī)模集成電路加工技術的進步是現(xiàn)代數(shù)字電子技術發(fā)展的基礎。目前,在硅片單位面積上集成的晶體管數(shù)目越來越多,1978年推出的8086微處理器芯片集成的晶體管數(shù)目是4萬只,到2000年推出的Pentium IV微處理芯片的集成度達到了4200萬只晶體管。原來需要成千上萬只電子元器件組成的一臺計算機主板電路,現(xiàn)在僅用幾片超大規(guī)模集成電路就可以代替,現(xiàn)代集成電路已經能夠實現(xiàn)單片電子系統(tǒng)(System On Chip,SOC)的功能。 現(xiàn)代電子設計技術的核心是EDA技術。EDA技術就是依靠功能強大的電子計算機,在EDA工具軟件平臺上,對以硬件描述語言(Hardware Description Language,HDL)為系統(tǒng)邏輯描述手段完成的設計文件,自動地完成邏輯編譯、化簡、分割、綜合、優(yōu)化和仿真,直至下載到可編程邏輯器件CPLD/FPGA或專用集成電路芯片中,實現(xiàn)既定的電子電路設計功能。EDA技術使得電路設計者的工作僅限于利用硬件描述語言和EDA軟件平臺來完成對系統(tǒng)硬件功能的實現(xiàn),極大地提高了設計效率,縮短了設計周期,節(jié)省了設計成本。
圖書封面
評論、評分、閱讀與下載