出版時(shí)間:2011-10 出版社:錢(qián)曉捷 機(jī)械工業(yè)出版社 (2011-10出版) 作者:錢(qián)曉捷 頁(yè)數(shù):329
Tag標(biāo)簽:無(wú)
內(nèi)容概要
《高等院校計(jì)算機(jī)教材系列:16/32位微機(jī)原理、匯編語(yǔ)言及接口技術(shù)教程》全面論述了微型計(jì)算機(jī)的基本系統(tǒng),微處理器內(nèi)部結(jié)構(gòu)、指令系統(tǒng)和匯編語(yǔ)言程序設(shè)計(jì),微處理器外部特性,存儲(chǔ)器系統(tǒng),輸入輸出接口,總線及總線接口,典型的接口芯片及與它們相關(guān)聯(lián)的控制接口技術(shù),還論述了32位Intel80x86微處理器和32位微機(jī)的新技術(shù)?! ♂槍?duì)當(dāng)前多數(shù)高等院校的教學(xué)實(shí)際展開(kāi)。16位內(nèi)容刪繁就簡(jiǎn),突出基本原理和技術(shù),32位新技術(shù)放在最后一章展開(kāi)?! “ㄎC(jī)原理、匯編語(yǔ)言及接口技術(shù)三部分內(nèi)容,可適應(yīng)不同學(xué)校或?qū)I(yè)的各種教學(xué)計(jì)劃,適合作為“匯編語(yǔ)言與接口技術(shù)”、“微機(jī)原理與匯編語(yǔ)言”、“微機(jī)原理及接口技術(shù)”等課程的教材?! √峁┴S富的教學(xué)資源。作者為《高等院校計(jì)算機(jī)教材系列:16/32位微機(jī)原理、匯編語(yǔ)言及接口技術(shù)教程》專門(mén)開(kāi)辟了“大學(xué)微機(jī)技術(shù)系列課程教學(xué)輔助網(wǎng)站”其中包含豐富的教學(xué)資源,幫助讀者牢固掌握所學(xué)內(nèi)容。
書(shū)籍目錄
前言第1章 微型計(jì)算機(jī)系統(tǒng)概述1.1 微型計(jì)算機(jī)的發(fā)展1.1.1 通用微處理器1.1.2 專用微處理器1.1.3 摩爾定律1.2 微型計(jì)算機(jī)的系統(tǒng)組成1.2.1 馮·諾伊曼計(jì)算機(jī)結(jié)構(gòu)1.2.2 微型計(jì)算機(jī)的硬件組成1.2.3 IBMPC系列機(jī)結(jié)構(gòu)1.2.4 微型計(jì)算機(jī)的軟件系統(tǒng)1.3 計(jì)算機(jī)中的數(shù)據(jù)表示1.3.1 數(shù)值的編碼1.3.2 字符的編碼習(xí)題第2章 微處理器指令系統(tǒng)2.1 微處理器的內(nèi)部結(jié)構(gòu)2.1.1 微處理器的基本結(jié)構(gòu)2.1.2 8088/8086的功能結(jié)構(gòu)2.1.3 8088/8086的寄存器結(jié)構(gòu)2.1.4 8088/8086的存儲(chǔ)器結(jié)構(gòu)2.2 8088/8086的尋址方式2.2.1 立即數(shù)尋址方式2.2.2 寄存器尋址方式2.2.3 存儲(chǔ)器尋址方式2.3 數(shù)據(jù)傳送類指令2.3.1 通用數(shù)據(jù)傳送指令2.3.2 堆棧操作指令2.3.3 標(biāo)志操作指令2.3.4 地址傳送指令2.4 算術(shù)運(yùn)算類指令2.4.1 加法和減法指令2.4.2 符號(hào)擴(kuò)展指令2.4.3 乘法和除法指令2.4 4十進(jìn)制調(diào)整指令2.5 位操作類指令2.5.1 邏輯運(yùn)算指令2.5.2 移位指令2.5.3 循環(huán)移位指令2.6 控制轉(zhuǎn)移類指令2.6.1 無(wú)條件轉(zhuǎn)移指令2.6.2 條件轉(zhuǎn)移指令2.6.3 循環(huán)指令2.6.4 子程序指令2.6.5 中斷指令和系統(tǒng)功能調(diào)用2.7 處理器控制類指令習(xí)題第3章 匯編語(yǔ)言程序設(shè)計(jì)3.1 匯編語(yǔ)言的源程序格式3.2 常量、變量和屬性3.2.1 常量3.2.2 變量3.2.3 名字和標(biāo)號(hào)的屬性3.3 順序程序設(shè)計(jì)3.4 分支程序設(shè)計(jì)3.5 循環(huán)程序設(shè)計(jì)3.5.1 計(jì)數(shù)控制循環(huán)3.5.2 條件控制循環(huán)3.5.3 串操作類指令3.6 子程序設(shè)計(jì)3.6.1 過(guò)程定義和子程序編寫(xiě)3.6.2 用寄存器傳遞參數(shù)3.6.3 用共享變量傳遞參數(shù)3.6.4 用堆棧傳遞參數(shù)3.6.5 子程序模塊3.6.6 子程序庫(kù)3.7 宏匯編習(xí)題第4章 微機(jī)總線4.1 總線技術(shù)4.1.1 總線類型4.1.2 總線的數(shù)據(jù)傳輸4.2 8088的引腳信號(hào)4.2.1 8088的兩種組態(tài)模式4.2.2 地址/數(shù)據(jù)信號(hào)4.2.3 讀寫(xiě)控制信號(hào)4.2.4 其他控制信號(hào)4.3 8088的總線時(shí)序4.3.1 寫(xiě)總線周期4.3.2 讀總線周期4.4 8086和80286的引腳4.5 微機(jī)系統(tǒng)總線4.5.1 IBMPC總線4.5.2 ISA總線習(xí)題第5章 主存儲(chǔ)器5.1 半導(dǎo)體存儲(chǔ)器5.1.1 半導(dǎo)體存儲(chǔ)器的分類5.1.2 半導(dǎo)體存儲(chǔ)器芯片的結(jié)構(gòu)5.1.3 半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)5.2 隨機(jī)存取存儲(chǔ)器5.2.1 SRAM5.2.2 DRAM5.3 只讀存儲(chǔ)器5.3.1 EPROM5.3.2 EEPROM5.3.3 FlashMemory5.4 半導(dǎo)體存儲(chǔ)器的連接5.4.1 存儲(chǔ)器芯片的地址譯碼5.4.2 存儲(chǔ)容量的擴(kuò)充習(xí)題第6章 輸入輸出接口6.1 I/O接口概述6.1.1 I/O接口的典型結(jié)構(gòu)6.1.2 I/O端口的編址6.1.3 輸入輸出指令6.1.4 外設(shè)與主機(jī)的數(shù)據(jù)傳送方式6.2 無(wú)條件傳送6.3 查詢傳送6.4 中斷傳送6.4.1 中斷傳送的工作過(guò)程6.4.2 中斷優(yōu)先權(quán)管理6.5 DMA傳送習(xí)題第7章 中斷控制接口7.1 8088中斷系統(tǒng)7.1.1 8088的中斷類型7.1.2 8088的中斷響應(yīng)過(guò)程7.1.3 8088的中斷向量表7.2 內(nèi)部中斷服務(wù)程序7.3 8259A中斷控制器7.3.1 8259A的內(nèi)部結(jié)構(gòu)和引腳7.3.2 8259A的中斷過(guò)程7.3.3 8259A的工作方式7.3.4 8259A的編程7.4 8259A在IBMPC系列機(jī)上的應(yīng)用7.5 外部中斷服務(wù)程序7.6 駐留中斷服務(wù)程序習(xí)題第8章 定時(shí)計(jì)數(shù)控制接口8.1 8 253/8254定時(shí)計(jì)數(shù)器8.1.1 8253/8254的內(nèi)部結(jié)構(gòu)和引腳8.1.2 8253/8254的工作方式8.1.3 8253/8254的編程8.2 8 253/8254在IBMPC系列機(jī)上的應(yīng)用8.2.1 定時(shí)中斷和定時(shí)刷新8.2.2 揚(yáng)聲器控制8.2.3 可編程硬件延時(shí)8.3 擴(kuò)充定時(shí)計(jì)數(shù)器的應(yīng)用習(xí)題……附錄參考文獻(xiàn)
章節(jié)摘錄
版權(quán)頁(yè):插圖:重排序緩沖器將執(zhí)行階段與退出階段分離,它也被分區(qū),每個(gè)邏輯處理器可以使用一半項(xiàng)目。3)退出邏輯跟蹤兩個(gè)邏輯處理器可以退出的微操作,并在兩個(gè)邏輯處理器之間交替以程序順序退出微操作。如果一個(gè)邏輯處理器沒(méi)有可以退出的微操作,另一個(gè)邏輯處理器就使用全部的退出帶寬。兩個(gè)邏輯處理器保持各自狀態(tài),共享幾乎所有執(zhí)行資源,保證了以最小的花費(fèi)實(shí)現(xiàn)超線程。同時(shí)超線程還保證即使一個(gè)邏輯處理器被阻塞或不活動(dòng)時(shí),另一個(gè)邏輯處理器能夠繼續(xù)處理,并使用全部處理能力。而這些目標(biāo)的實(shí)現(xiàn)得益于有效的邏輯處理器選擇算法、創(chuàng)建性的區(qū)域劃分和許多關(guān)鍵資源的重組算法。2.單芯片多處理器技術(shù)實(shí)現(xiàn)線程級(jí)并行的另一個(gè)方式是單芯片多處理器技術(shù),它是在一個(gè)芯片上制作多個(gè)處理器,而不是在一個(gè)處理器中僅復(fù)制結(jié)構(gòu)狀態(tài),形成邏輯上的多處理器。指令流水線讓處理器重疊執(zhí)行多條指令,超標(biāo)量處理器利用多條指令流水線同時(shí)執(zhí)行多條指令,多處理器(Multiprocessors)系統(tǒng)則使用多個(gè)處理器并行執(zhí)行多個(gè)進(jìn)程或線程。多核(Multi-core)技術(shù)將多個(gè)處理器核心集成在一個(gè)半導(dǎo)體芯片上構(gòu)成多處理器系統(tǒng)。多核技術(shù)在一個(gè)物理封裝內(nèi)制作了兩個(gè)或多個(gè)處理器執(zhí)行核心,使多個(gè)處理器耦合得更加緊密,同時(shí)共享系統(tǒng)總線、主存等資源,可以有效地執(zhí)行多線程的應(yīng)用程序。英特爾多核處理器基于不同的微結(jié)構(gòu)有多種形式。例如,IntelPentium至尊版處理器是第一個(gè)引入多核技術(shù)的IA-32系列處理器,有兩個(gè)物理處理器核心,每個(gè)處理器核心都包含超線程技術(shù),共支持4個(gè)邏輯處理器,如圖13-15a所示。IntelPentiumD處理器提供兩個(gè)處理器核心,但不支持超線程技術(shù),如圖13.1 5b所示。這些是基于NetBurst微結(jié)構(gòu)實(shí)現(xiàn)的多核技術(shù)。IntelCore:Duo處理器是基于PentiumM微結(jié)構(gòu)的多核處理器。英特爾酷睿系列處理器才是基于IntelCore微結(jié)構(gòu)的多核處理器,、雙核共享L2Cache。
編輯推薦
《16/32位微機(jī)原理、匯編語(yǔ)言及接口技術(shù)教程》特點(diǎn):全面論述了微型計(jì)算機(jī)的基本系統(tǒng),微處理器內(nèi)部結(jié)構(gòu)、指令系統(tǒng)和匯編語(yǔ)言程序設(shè)計(jì),微處理器外部特性,存儲(chǔ)器系統(tǒng),輸入輸出接口,總線及總線接口,典型的接口芯片及與它們相關(guān)聯(lián)的控制接口技術(shù),還論述了32位Intel80x86微處理器和32位微機(jī)的新技術(shù)。針對(duì)當(dāng)前多數(shù)高等院校的教學(xué)實(shí)際展開(kāi)。16位內(nèi)容刪繁就簡(jiǎn),突出基本原理和技術(shù),32位新技術(shù)放在最后一章展開(kāi)。包括微機(jī)原理、匯編語(yǔ)言及接口技術(shù)三部分內(nèi)容,可適應(yīng)不同學(xué)校或?qū)I(yè)的各種教學(xué)計(jì)劃,適合作為"匯編語(yǔ)言與接口技術(shù)"、"微機(jī)原理與匯編語(yǔ)言"、"微機(jī)原理及接口技術(shù)"等課程的教材。提供豐富的教學(xué)資源。作者為《16/32位微機(jī)原理、匯編語(yǔ)言及接口技術(shù)教程》專門(mén)開(kāi)辟了"大學(xué)微機(jī)技術(shù)系列課程教學(xué)輔助網(wǎng)站"其中包含豐富的教學(xué)資源,幫助讀者牢固掌握所學(xué)內(nèi)容。
圖書(shū)封面
圖書(shū)標(biāo)簽Tags
無(wú)
評(píng)論、評(píng)分、閱讀與下載
16/32位微機(jī)原理、匯編語(yǔ)言及接口技術(shù)教程 PDF格式下載
250萬(wàn)本中文圖書(shū)簡(jiǎn)介、評(píng)論、評(píng)分,PDF格式免費(fèi)下載。 第一圖書(shū)網(wǎng) 手機(jī)版