出版時間:2007-7 出版社:人民郵電 作者:羅朝霞 頁數(shù):267 字?jǐn)?shù):429000
內(nèi)容概要
本書從實際應(yīng)用角度出發(fā),詳細(xì)介紹了基于EDA技術(shù)的CPLD/FPGA設(shè)計流程,CPLD/FPGA典型產(chǎn)品的結(jié)構(gòu)原理,VHDL硬件描述語言以及Quartus Ⅱ開發(fā)軟件;列舉了VHDL語言的各種語法結(jié)構(gòu)以及相應(yīng)例程;還介紹了數(shù)字系統(tǒng)設(shè)計的一般描述方法和設(shè)計過程;通過一些常用電路及具有使用價值的實例設(shè)計,使讀者掌握應(yīng)用可編程器件進(jìn)行設(shè)計的方法和技巧;最后討論了幾個CPLD/FPGA設(shè)計中的基本問題?! ”緯m合CPLD/FPGA硬件工程師和集成電路(IC)工程師閱讀和參考,也可作為高等院校通信工程、電子工程、計算機應(yīng)用技術(shù)、數(shù)字信號處理、圖像處理等專業(yè)本科生或研究生的教材。 為了便于讀者更好地閱讀,本書帶有配套的光盤。
書籍目錄
第一章 EDA概述 1.1 EDA技術(shù)的含義 1.2 EDA技術(shù)的發(fā)展歷史 1.3 EDA技術(shù)的基本特征 1.4 EDA技術(shù)的主要內(nèi)容 1.5 EDA技術(shù)的設(shè)計流程 1.6 EDA技術(shù)的發(fā)展趨勢 第二章 可編程邏輯器件的基本原理 2.1 專用集成電路設(shè)計與可編程邏輯器件 2.2 可編程邏輯器件分類 2.3 可編程邏輯器件的發(fā)展歷程 2.4 可編程邏輯器件的基本結(jié)構(gòu) 第三章 Altera的CPLD/FPGA 3.1 Altera的CPLD/FPGA器件系列 3.2 Altera的CPLD器件 3.3 Altera的CPLD/FPGA的配置第四章 VHDL硬件描述語言 4.1 VHDL概述 4.2 VHDL語言基礎(chǔ)知識 4.4 VHDL的子程序 第五章 QuartusⅡ開發(fā)軟件 5.1 QuartusⅡ簡介 5.2 QuartusⅡ原理圖輸入設(shè)計方法 5.3 QuartusⅡ文本輸入設(shè)計方法 5.4 QuartusⅡ混合輸入設(shè)計方法 5.5 QuartusⅡ調(diào)用宏功能模塊的設(shè)計方法 第六章 CPLD/FPGA的常用設(shè)計 6.1 基本數(shù)學(xué)運算模塊 6.2 分頻器設(shè)計 6.3 存儲模塊設(shè)計 6.4 狀態(tài)機設(shè)計 第七章 數(shù)字系統(tǒng)設(shè)計實例 7.1 數(shù)字系統(tǒng)設(shè)計概述 7.2 同步信號提取電路的設(shè)計 7.3 IIR濾波器的設(shè)計 7.4 DDS及相關(guān)設(shè)計 7.5 曼徹斯特編解碼器 7.6 交織/解交織器的設(shè)計第八章 CPLD/FPGA設(shè)計中的基本問題 8.1 有限字長的影響 8.2 時鐘問題 8.3 清零和置位信號 8.4 毛刺的產(chǎn)生及消除 參考文獻(xiàn)
圖書封面
評論、評分、閱讀與下載
CPLD/FPGA設(shè)計及應(yīng)用 PDF格式下載